Home
last modified time | relevance | path

Searched refs:CAN_FDCRC_FD_TXCRC_MASK (Results 1 – 25 of 92) sorted by relevance

1234

/hal_nxp-latest/s32/drivers/s32k1/BaseNXP/header/
DS32K148_FLEXCAN.h1219 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
1222 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
DS32K118_FLEXCAN.h1211 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
1214 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
DS32K116_FLEXCAN.h1211 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
1214 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
DS32K142W_FLEXCAN.h1238 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
1241 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
DS32K146_FLEXCAN.h1229 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
1232 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
DS32K142_FLEXCAN.h1225 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
1228 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
DS32K144_FLEXCAN.h1229 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
1232 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
DS32K144W_FLEXCAN.h1238 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
1241 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
/hal_nxp-latest/s32/mcux/devices/S32K344/
DS32K344_device.h2223 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
2227 …C_FD_TXCRC(x) (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
/hal_nxp-latest/s32/mcux/devices/S32Z270/
DS32Z270_device.h1736 #define CAN_FDCRC_FD_TXCRC_MASK FLEXCAN_FDCRC_FD_TXCRC_MASK macro
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXA146/
DMCXA146.h3850 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
3853 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXA145/
DMCXA145.h3850 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
3853 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXA144/
DMCXA144.h3850 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
3853 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXA156/
DMCXA156.h3850 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
3853 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXA154/
DMCXA154.h3850 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
3853 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXA155/
DMCXA155.h3850 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
3853 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1041/
DMIMXRT1041.h6167 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
6170 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1042/
DMIMXRT1042.h6169 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
6172 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1061/
DMIMXRT1061.h6244 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
6247 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1064/
DMIMXRT1064.h6326 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
6329 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1062/
DMIMXRT1062.h6248 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
6251 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXW716C/
DMCXW716C.h5506 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
5509 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN236/
DMCXN236.h7997 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
8000 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN235/
DMCXN235.h7979 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
7982 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXW727C/
DMCXW727C_cm33_core0.h5707 #define CAN_FDCRC_FD_TXCRC_MASK (0x1FFFFFU) macro
5710 … (((uint32_t)(((uint32_t)(x)) << CAN_FDCRC_FD_TXCRC_SHIFT)) & CAN_FDCRC_FD_TXCRC_MASK)

1234