Home
last modified time | relevance | path

Searched refs:VREF_SC_REGEN_MASK (Results 1 – 25 of 32) sorted by relevance

12

/hal_nxp-3.7.0/mcux/mcux-sdk/drivers/vref/
Dfsl_vref.h34 #define VREF_SC_REGEN_MASK VREF_VREFH_SC_REGEN_MASK macro
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKL17Z644/
DMKL17Z644.h9115 #define VREF_SC_REGEN_MASK (0x40U) macro
9121 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKL27Z644/
DMKL27Z644.h9722 #define VREF_SC_REGEN_MASK (0x40U) macro
9728 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKV30F12810/
DMKV30F12810.h10396 #define VREF_SC_REGEN_MASK (0x40U) macro
10402 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK02F12810/
DMK02F12810.h10363 #define VREF_SC_REGEN_MASK (0x40U) macro
10369 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKV31F12810/
DMKV31F12810.h11474 #define VREF_SC_REGEN_MASK (0x40U) macro
11480 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKV31F51212/
DMKV31F51212.h12933 #define VREF_SC_REGEN_MASK (0x40U) macro
12939 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKV31F25612/
DMKV31F25612.h12545 #define VREF_SC_REGEN_MASK (0x40U) macro
12551 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/K32L2B31A/
DK32L2B31A.h14536 #define VREF_SC_REGEN_MASK (0x40U) macro
14542 #define VREF_SC_REGEN(x) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK22F12810/
DMK22F12810.h13499 #define VREF_SC_REGEN_MASK (0x40U) macro
13505 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/K32L2B21A/
DK32L2B21A.h14536 #define VREF_SC_REGEN_MASK (0x40U) macro
14542 #define VREF_SC_REGEN(x) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/K32L2B11A/
DK32L2B11A.h14536 #define VREF_SC_REGEN_MASK (0x40U) macro
14542 #define VREF_SC_REGEN(x) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK22F25612/
DMK22F25612.h14598 #define VREF_SC_REGEN_MASK (0x40U) macro
14604 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK22F51212/
DMK22F51212.h14996 #define VREF_SC_REGEN_MASK (0x40U) macro
15002 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/K32L2A31A/
DK32L2A31A.h18331 #define VREF_SC_REGEN_MASK (0x40U) macro
18337 #define VREF_SC_REGEN(x) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/K32L2A41A/
DK32L2A41A.h18331 #define VREF_SC_REGEN_MASK (0x40U) macro
18337 #define VREF_SC_REGEN(x) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK22F12/
DMK22F12.h19719 #define VREF_SC_REGEN_MASK (0x40U) macro
19725 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKW31Z4/
DMKW31Z4.h7907 #define VREF_SC_REGEN_MASK (0x40U) macro
7909 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK24F12/
DMK24F12.h24008 #define VREF_SC_REGEN_MASK (0x40U) macro
24014 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK63F12/
DMK63F12.h25819 #define VREF_SC_REGEN_MASK (0x40U) macro
25825 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK64F12/
DMK64F12.h25865 #define VREF_SC_REGEN_MASK (0x40U) macro
25871 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKW41Z4/
DMKW41Z4.h7907 #define VREF_SC_REGEN_MASK (0x40U) macro
7909 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKW21Z4/
DMKW21Z4.h7836 #define VREF_SC_REGEN_MASK (0x40U) macro
7838 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/K32L3A60/
DK32L3A60_cm0plus.h21777 #define VREF_SC_REGEN_MASK (0x40U) macro
21783 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)
DK32L3A60_cm4.h21727 #define VREF_SC_REGEN_MASK (0x40U) macro
21733 …) (((uint8_t)(((uint8_t)(x)) << VREF_SC_REGEN_SHIFT)) & VREF_SC_REGEN_MASK)

12