Home
last modified time | relevance | path

Searched refs:QuadSPI_LUT_PAD1_MASK (Results 1 – 16 of 16) sorted by relevance

/hal_nxp-3.7.0/s32/drivers/s32k1/BaseNXP/header/
DS32K148_QUADSPI.h833 #define QuadSPI_LUT_PAD1_MASK (0x3000000U) macro
836 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_LUT_PAD1_SHIFT)) & QuadSPI_LUT_PAD1_MASK)
/hal_nxp-3.7.0/s32/drivers/s32k3/BaseNXP/header/
DS32K344_QUADSPI.h827 #define QuadSPI_LUT_PAD1_MASK (0x3000000U) macro
830 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_LUT_PAD1_SHIFT)) & QuadSPI_LUT_PAD1_MASK)
/hal_nxp-3.7.0/s32/drivers/s32ze/BaseNXP/header/
DS32Z2_QUADSPI.h1298 #define QuadSPI_LUT_PAD1_MASK (0x3000000U) macro
1301 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_LUT_PAD1_SHIFT)) & QuadSPI_LUT_PAD1_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK80F25615/
DMK80F25615.h19143 #define QuadSPI_LUT_PAD1_MASK (0x3000000U) macro
19151 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_LUT_PAD1_SHIFT)) & QuadSPI_LUT_PAD1_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK82F25615/
DMK82F25615.h20116 #define QuadSPI_LUT_PAD1_MASK (0x3000000U) macro
20124 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_LUT_PAD1_SHIFT)) & QuadSPI_LUT_PAD1_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK27FA15/
DMK27FA15.h18673 #define QuadSPI_LUT_PAD1_MASK (0x3000000U) macro
18681 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_LUT_PAD1_SHIFT)) & QuadSPI_LUT_PAD1_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK28FA15/
DMK28FA15.h18675 #define QuadSPI_LUT_PAD1_MASK (0x3000000U) macro
18683 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_LUT_PAD1_SHIFT)) & QuadSPI_LUT_PAD1_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MCIMX7U3/
DMCIMX7U3_cm4.h25807 #define QuadSPI_LUT_PAD1_MASK (0x3000000U) macro
25815 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_LUT_PAD1_SHIFT)) & QuadSPI_LUT_PAD1_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MCIMX7U5/
DMCIMX7U5_cm4.h25808 #define QuadSPI_LUT_PAD1_MASK (0x3000000U) macro
25816 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_LUT_PAD1_SHIFT)) & QuadSPI_LUT_PAD1_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MIMX8MQ5/
DMIMX8MQ5_cm4.h44694 #define QuadSPI_LUT_PAD1_MASK (0x3000000U) macro
44702 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_LUT_PAD1_SHIFT)) & QuadSPI_LUT_PAD1_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MIMX8MQ7/
DMIMX8MQ7_cm4.h46867 #define QuadSPI_LUT_PAD1_MASK (0x3000000U) macro
46875 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_LUT_PAD1_SHIFT)) & QuadSPI_LUT_PAD1_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MIMX8MD7/
DMIMX8MD7_cm4.h46867 #define QuadSPI_LUT_PAD1_MASK (0x3000000U) macro
46875 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_LUT_PAD1_SHIFT)) & QuadSPI_LUT_PAD1_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MIMX8MD6/
DMIMX8MD6_cm4.h46867 #define QuadSPI_LUT_PAD1_MASK (0x3000000U) macro
46875 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_LUT_PAD1_SHIFT)) & QuadSPI_LUT_PAD1_MASK)
/hal_nxp-3.7.0/imx/devices/MCIMX6X/
DMCIMX6X_M4.h30795 #define QuadSPI_LUT_PAD1_MASK 0x3000000u macro
30797 … (((uint32_t)(((uint32_t)(x))<<QuadSPI_LUT_PAD1_SHIFT))&QuadSPI_LUT_PAD1_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MIMX8MQ6/
DMIMX8MQ6_cm4.h46867 #define QuadSPI_LUT_PAD1_MASK (0x3000000U) macro
46875 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_LUT_PAD1_SHIFT)) & QuadSPI_LUT_PAD1_MASK)
/hal_nxp-3.7.0/imx/devices/MCIMX7D/
DMCIMX7D_M4.h37992 #define QuadSPI_LUT_PAD1_MASK 0x3000000u macro
37994 … (((uint32_t)(((uint32_t)(x))<<QuadSPI_LUT_PAD1_SHIFT))&QuadSPI_LUT_PAD1_MASK)