Searched refs:GPIO_DR_REG (Results 1 – 4 of 4) sorted by relevance
121 return (uint8_t)((GPIO_DR_REG(base) >> pin) & 1U); in GPIO_ReadPinInput()133 return GPIO_DR_REG(base); in GPIO_ReadPortInput()147 return (uint8_t)((GPIO_DR_REG(base) >> pin) & 0x1U); in GPIO_ReadPinOutput()159 return GPIO_DR_REG(base); in GPIO_ReadPortOutput()180 GPIO_DR_REG(base) = portVal; in GPIO_WritePortOutput()
116 GPIO_DR_REG(base) |= (1U << pin); /* Set pin output to high level.*/ in GPIO_WritePinOutput()120 GPIO_DR_REG(base) &= ~(1U << pin); /* Set pin output to low level.*/ in GPIO_WritePinOutput()
13748 #define GPIO_DR_REG(base) ((base)->DR) macro13949 #define GPIO1_DR GPIO_DR_REG(GPIO1_BASE_PTR)13958 #define GPIO2_DR GPIO_DR_REG(GPIO2_BASE_PTR)13967 #define GPIO3_DR GPIO_DR_REG(GPIO3_BASE_PTR)13976 #define GPIO4_DR GPIO_DR_REG(GPIO4_BASE_PTR)13985 #define GPIO5_DR GPIO_DR_REG(GPIO5_BASE_PTR)13994 #define GPIO6_DR GPIO_DR_REG(GPIO6_BASE_PTR)14003 #define GPIO7_DR GPIO_DR_REG(GPIO7_BASE_PTR)
19741 #define GPIO_DR_REG(base) ((base)->DR) macro19941 #define GPIO1_DR GPIO_DR_REG(GPIO1_BASE_PTR)19950 #define GPIO2_DR GPIO_DR_REG(GPIO2_BASE_PTR)19959 #define GPIO3_DR GPIO_DR_REG(GPIO3_BASE_PTR)19968 #define GPIO4_DR GPIO_DR_REG(GPIO4_BASE_PTR)19977 #define GPIO5_DR GPIO_DR_REG(GPIO5_BASE_PTR)19986 #define GPIO6_DR GPIO_DR_REG(GPIO6_BASE_PTR)19995 #define GPIO7_DR GPIO_DR_REG(GPIO7_BASE_PTR)