Home
last modified time | relevance | path

Searched refs:CMT_MSC_CMTDIV_MASK (Results 1 – 21 of 21) sorted by relevance

/hal_nxp-3.7.0/mcux/mcux-sdk/drivers/cmt/
Dfsl_cmt.c129 divider &= ~(uint8_t)CMT_MSC_CMTDIV_MASK; in CMT_Init()
261 divider = (((uint32_t)base->MSC & CMT_MSC_CMTDIV_MASK) >> CMT_MSC_CMTDIV_SHIFT); in CMT_GetCMTFrequency()
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKW24D5/
DMKW24D5.h1357 #define CMT_MSC_CMTDIV_MASK (0x60U) macro
1359 … (((uint8_t)(((uint8_t)(x)) << CMT_MSC_CMTDIV_SHIFT)) & CMT_MSC_CMTDIV_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKW22D5/
DMKW22D5.h1357 #define CMT_MSC_CMTDIV_MASK (0x60U) macro
1359 … (((uint8_t)(((uint8_t)(x)) << CMT_MSC_CMTDIV_SHIFT)) & CMT_MSC_CMTDIV_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK22F12/
DMK22F12.h5032 #define CMT_MSC_CMTDIV_MASK (0x60U) macro
5040 … (((uint8_t)(((uint8_t)(x)) << CMT_MSC_CMTDIV_SHIFT)) & CMT_MSC_CMTDIV_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKW31Z4/
DMKW31Z4.h1171 #define CMT_MSC_CMTDIV_MASK (0x60U) macro
1173 … (((uint8_t)(((uint8_t)(x)) << CMT_MSC_CMTDIV_SHIFT)) & CMT_MSC_CMTDIV_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK24F12/
DMK24F12.h6892 #define CMT_MSC_CMTDIV_MASK (0x60U) macro
6900 … (((uint8_t)(((uint8_t)(x)) << CMT_MSC_CMTDIV_SHIFT)) & CMT_MSC_CMTDIV_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK63F12/
DMK63F12.h6921 #define CMT_MSC_CMTDIV_MASK (0x60U) macro
6929 … (((uint8_t)(((uint8_t)(x)) << CMT_MSC_CMTDIV_SHIFT)) & CMT_MSC_CMTDIV_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK64F12/
DMK64F12.h6934 #define CMT_MSC_CMTDIV_MASK (0x60U) macro
6942 … (((uint8_t)(((uint8_t)(x)) << CMT_MSC_CMTDIV_SHIFT)) & CMT_MSC_CMTDIV_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKW40Z4/
DMKW40Z4.h1013 #define CMT_MSC_CMTDIV_MASK 0x60u macro
1016 …V(x) (((uint8_t)(((uint8_t)(x))<<CMT_MSC_CMTDIV_SHIFT))&CMT_MSC_CMTDIV_MASK)
DMKW40Z4_extension.h3004 #define CMT_RD_MSC_CMTDIV(base) ((CMT_MSC_REG(base) & CMT_MSC_CMTDIV_MASK) >> CMT_MSC_CMTDIV_SHIFT)
3008 #define CMT_WR_MSC_CMTDIV(base, value) (CMT_RMW_MSC(base, CMT_MSC_CMTDIV_MASK, CMT_MSC_CMTDIV(value…
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKW41Z4/
DMKW41Z4.h1171 #define CMT_MSC_CMTDIV_MASK (0x60U) macro
1173 … (((uint8_t)(((uint8_t)(x)) << CMT_MSC_CMTDIV_SHIFT)) & CMT_MSC_CMTDIV_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKW30Z4/
DMKW30Z4.h1013 #define CMT_MSC_CMTDIV_MASK 0x60u macro
1016 …V(x) (((uint8_t)(((uint8_t)(x))<<CMT_MSC_CMTDIV_SHIFT))&CMT_MSC_CMTDIV_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKW21Z4/
DMKW21Z4.h1100 #define CMT_MSC_CMTDIV_MASK (0x60U) macro
1102 … (((uint8_t)(((uint8_t)(x)) << CMT_MSC_CMTDIV_SHIFT)) & CMT_MSC_CMTDIV_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKW20Z4/
DMKW20Z4.h1013 #define CMT_MSC_CMTDIV_MASK 0x60u macro
1016 …V(x) (((uint8_t)(((uint8_t)(x))<<CMT_MSC_CMTDIV_SHIFT))&CMT_MSC_CMTDIV_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK80F25615/
DMK80F25615.h5133 #define CMT_MSC_CMTDIV_MASK (0x60U) macro
5141 … (((uint8_t)(((uint8_t)(x)) << CMT_MSC_CMTDIV_SHIFT)) & CMT_MSC_CMTDIV_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK82F25615/
DMK82F25615.h5127 #define CMT_MSC_CMTDIV_MASK (0x60U) macro
5135 … (((uint8_t)(((uint8_t)(x)) << CMT_MSC_CMTDIV_SHIFT)) & CMT_MSC_CMTDIV_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK27FA15/
DMK27FA15.h5195 #define CMT_MSC_CMTDIV_MASK (0x60U) macro
5203 … (((uint8_t)(((uint8_t)(x)) << CMT_MSC_CMTDIV_SHIFT)) & CMT_MSC_CMTDIV_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK28FA15/
DMK28FA15.h5197 #define CMT_MSC_CMTDIV_MASK (0x60U) macro
5205 … (((uint8_t)(((uint8_t)(x)) << CMT_MSC_CMTDIV_SHIFT)) & CMT_MSC_CMTDIV_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK65F18/
DMK65F18.h6996 #define CMT_MSC_CMTDIV_MASK (0x60U) macro
7004 … (((uint8_t)(((uint8_t)(x)) << CMT_MSC_CMTDIV_SHIFT)) & CMT_MSC_CMTDIV_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK66F18/
DMK66F18.h6996 #define CMT_MSC_CMTDIV_MASK (0x60U) macro
7004 … (((uint8_t)(((uint8_t)(x)) << CMT_MSC_CMTDIV_SHIFT)) & CMT_MSC_CMTDIV_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MK26F18/
DMK26F18.h6945 #define CMT_MSC_CMTDIV_MASK (0x60U) macro
6953 … (((uint8_t)(((uint8_t)(x)) << CMT_MSC_CMTDIV_SHIFT)) & CMT_MSC_CMTDIV_MASK)