Home
last modified time | relevance | path

Searched refs:CMP_C0_CFF_MASK (Results 1 – 25 of 56) sorted by relevance

123

/hal_nxp-3.7.0/mcux/mcux-sdk/drivers/acmp/
Dfsl_acmp.c579 if (CMP_C0_CFF_MASK == (tmp32 & CMP_C0_CFF_MASK)) in ACMP_GetStatusFlags()
600 uint32_t tmp32 = (base->C0 & (~(CMP_C0_CFR_MASK | CMP_C0_CFF_MASK))); in ACMP_ClearStatusFlags()
609 tmp32 |= CMP_C0_CFF_MASK; in ACMP_ClearStatusFlags()
Dfsl_acmp.h30 #define CMP_C0_CFx_MASK (CMP_C0_CFR_MASK | CMP_C0_CFF_MASK)
46 …kACMP_OutputFallingEventFlag = CMP_C0_CFF_MASK, /*!< Falling-edge on compare output has occurred.…
/hal_nxp-3.7.0/s32/drivers/s32k1/BaseNXP/header/
DS32K146_CMP.h163 #define CMP_C0_CFF_MASK (0x2000000U) macro
166 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
DS32K118_CMP.h163 #define CMP_C0_CFF_MASK (0x2000000U) macro
166 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
DS32K142W_CMP.h163 #define CMP_C0_CFF_MASK (0x2000000U) macro
166 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
DS32K144W_CMP.h163 #define CMP_C0_CFF_MASK (0x2000000U) macro
166 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
DS32K142_CMP.h163 #define CMP_C0_CFF_MASK (0x2000000U) macro
166 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
DS32K144_CMP.h163 #define CMP_C0_CFF_MASK (0x2000000U) macro
166 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
DS32K148_CMP.h163 #define CMP_C0_CFF_MASK (0x2000000U) macro
166 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
DS32K116_CMP.h163 #define CMP_C0_CFF_MASK (0x2000000U) macro
166 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKE14Z4/
DMKE14Z4.h856 #define CMP_C0_CFF_MASK (0x2000000U) macro
862 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKE15Z4/
DMKE15Z4.h857 #define CMP_C0_CFF_MASK (0x2000000U) macro
863 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKE12Z7/
DMKE12Z7.h1025 #define CMP_C0_CFF_MASK (0x2000000U) macro
1031 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKE16Z4/
DMKE16Z4.h855 #define CMP_C0_CFF_MASK (0x2000000U) macro
861 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKE12Z9/
DMKE12Z9.h1031 #define CMP_C0_CFF_MASK (0x2000000U) macro
1037 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKE13Z7/
DMKE13Z7.h1026 #define CMP_C0_CFF_MASK (0x2000000U) macro
1032 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKE17Z7/
DMKE17Z7.h1027 #define CMP_C0_CFF_MASK (0x2000000U) macro
1033 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKE17Z9/
DMKE17Z9.h1033 #define CMP_C0_CFF_MASK (0x2000000U) macro
1039 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKE13Z9/
DMKE13Z9.h1032 #define CMP_C0_CFF_MASK (0x2000000U) macro
1038 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKE14Z7/
DMKE14Z7.h974 #define CMP_C0_CFF_MASK (0x2000000U) macro
980 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKE15Z7/
DMKE15Z7.h975 #define CMP_C0_CFF_MASK (0x2000000U) macro
981 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKE14F16/
DMKE14F16.h1728 #define CMP_C0_CFF_MASK (0x2000000U) macro
1734 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKE18F16/
DMKE18F16.h2730 #define CMP_C0_CFF_MASK (0x2000000U) macro
2736 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MKE16F16/
DMKE16F16.h2726 #define CMP_C0_CFF_MASK (0x2000000U) macro
2732 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)
/hal_nxp-3.7.0/mcux/mcux-sdk/devices/MIMXRT685S/
DMIMXRT685S_dsp.h4727 #define CMP_C0_CFF_MASK (0x2000000U) macro
4733 …x) (((uint32_t)(((uint32_t)(x)) << CMP_C0_CFF_SHIFT)) & CMP_C0_CFF_MASK)

123