/hal_nxp-3.6.0/mcux/mcux-sdk/drivers/cmt/ |
D | fsl_cmt.c | 192 mscReg &= ~((uint8_t)CMT_MSC_FSK_MASK | (uint8_t)CMT_MSC_BASE_MASK); in CMT_SetMode() 230 else if (0U != (mode & CMT_MSC_FSK_MASK)) in CMT_GetMode()
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MKW22D5/ |
D | MKW22D5.h | 1348 #define CMT_MSC_FSK_MASK (0x4U) macro 1350 …(x) (((uint8_t)(((uint8_t)(x)) << CMT_MSC_FSK_SHIFT)) & CMT_MSC_FSK_MASK)
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MKW24D5/ |
D | MKW24D5.h | 1348 #define CMT_MSC_FSK_MASK (0x4U) macro 1350 …(x) (((uint8_t)(((uint8_t)(x)) << CMT_MSC_FSK_SHIFT)) & CMT_MSC_FSK_MASK)
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MK22F12/ |
D | MK22F12.h | 5011 #define CMT_MSC_FSK_MASK (0x4U) macro 5017 …(x) (((uint8_t)(((uint8_t)(x)) << CMT_MSC_FSK_SHIFT)) & CMT_MSC_FSK_MASK)
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MK24F12/ |
D | MK24F12.h | 6868 #define CMT_MSC_FSK_MASK (0x4U) macro 6874 …(x) (((uint8_t)(((uint8_t)(x)) << CMT_MSC_FSK_SHIFT)) & CMT_MSC_FSK_MASK)
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MKW31Z4/ |
D | MKW31Z4.h | 1162 #define CMT_MSC_FSK_MASK (0x4U) macro 1164 …(x) (((uint8_t)(((uint8_t)(x)) << CMT_MSC_FSK_SHIFT)) & CMT_MSC_FSK_MASK)
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MK63F12/ |
D | MK63F12.h | 6897 #define CMT_MSC_FSK_MASK (0x4U) macro 6903 …(x) (((uint8_t)(((uint8_t)(x)) << CMT_MSC_FSK_SHIFT)) & CMT_MSC_FSK_MASK)
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MK64F12/ |
D | MK64F12.h | 6910 #define CMT_MSC_FSK_MASK (0x4U) macro 6916 …(x) (((uint8_t)(((uint8_t)(x)) << CMT_MSC_FSK_SHIFT)) & CMT_MSC_FSK_MASK)
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MKW21Z4/ |
D | MKW21Z4.h | 1091 #define CMT_MSC_FSK_MASK (0x4U) macro 1093 …(x) (((uint8_t)(((uint8_t)(x)) << CMT_MSC_FSK_SHIFT)) & CMT_MSC_FSK_MASK)
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MKW20Z4/ |
D | MKW20Z4.h | 1001 #define CMT_MSC_FSK_MASK 0x4u macro 1004 …_FSK(x) (((uint8_t)(((uint8_t)(x))<<CMT_MSC_FSK_SHIFT))&CMT_MSC_FSK_MASK)
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MKW30Z4/ |
D | MKW30Z4.h | 1001 #define CMT_MSC_FSK_MASK 0x4u macro 1004 …_FSK(x) (((uint8_t)(((uint8_t)(x))<<CMT_MSC_FSK_SHIFT))&CMT_MSC_FSK_MASK)
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MKW40Z4/ |
D | MKW40Z4.h | 1001 #define CMT_MSC_FSK_MASK 0x4u macro 1004 …_FSK(x) (((uint8_t)(((uint8_t)(x))<<CMT_MSC_FSK_SHIFT))&CMT_MSC_FSK_MASK)
|
D | MKW40Z4_extension.h | 2938 #define CMT_RD_MSC_FSK(base) ((CMT_MSC_REG(base) & CMT_MSC_FSK_MASK) >> CMT_MSC_FSK_SHIFT) 2942 #define CMT_WR_MSC_FSK(base, value) (CMT_RMW_MSC(base, CMT_MSC_FSK_MASK, CMT_MSC_FSK(value)))
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MKW41Z4/ |
D | MKW41Z4.h | 1162 #define CMT_MSC_FSK_MASK (0x4U) macro 1164 …(x) (((uint8_t)(((uint8_t)(x)) << CMT_MSC_FSK_SHIFT)) & CMT_MSC_FSK_MASK)
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MK80F25615/ |
D | MK80F25615.h | 5112 #define CMT_MSC_FSK_MASK (0x4U) macro 5118 …(x) (((uint8_t)(((uint8_t)(x)) << CMT_MSC_FSK_SHIFT)) & CMT_MSC_FSK_MASK)
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MK82F25615/ |
D | MK82F25615.h | 5106 #define CMT_MSC_FSK_MASK (0x4U) macro 5112 …(x) (((uint8_t)(((uint8_t)(x)) << CMT_MSC_FSK_SHIFT)) & CMT_MSC_FSK_MASK)
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MK26F18/ |
D | MK26F18.h | 6921 #define CMT_MSC_FSK_MASK (0x4U) macro 6927 …(x) (((uint8_t)(((uint8_t)(x)) << CMT_MSC_FSK_SHIFT)) & CMT_MSC_FSK_MASK)
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MK27FA15/ |
D | MK27FA15.h | 5174 #define CMT_MSC_FSK_MASK (0x4U) macro 5180 …(x) (((uint8_t)(((uint8_t)(x)) << CMT_MSC_FSK_SHIFT)) & CMT_MSC_FSK_MASK)
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MK28FA15/ |
D | MK28FA15.h | 5176 #define CMT_MSC_FSK_MASK (0x4U) macro 5182 …(x) (((uint8_t)(((uint8_t)(x)) << CMT_MSC_FSK_SHIFT)) & CMT_MSC_FSK_MASK)
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MK65F18/ |
D | MK65F18.h | 6972 #define CMT_MSC_FSK_MASK (0x4U) macro 6978 …(x) (((uint8_t)(((uint8_t)(x)) << CMT_MSC_FSK_SHIFT)) & CMT_MSC_FSK_MASK)
|
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/MK66F18/ |
D | MK66F18.h | 6972 #define CMT_MSC_FSK_MASK (0x4U) macro 6978 …(x) (((uint8_t)(((uint8_t)(x)) << CMT_MSC_FSK_SHIFT)) & CMT_MSC_FSK_MASK)
|