Home
last modified time | relevance | path

Searched refs:ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK (Results 1 – 13 of 13) sorted by relevance

/hal_nxp-3.6.0/mcux/mcux-sdk/devices/LPC5528/
DLPC5528.h5342 #define ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK (0x80000000U) macro
5347 …t32_t)(x)) << ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_SHIFT)) & ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK)
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/LPC5526/
DLPC5526.h5342 #define ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK (0x80000000U) macro
5347 …t32_t)(x)) << ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_SHIFT)) & ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK)
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/LPC5512/
DLPC5512.h4351 #define ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK (0x80000000U) macro
4356 …t32_t)(x)) << ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_SHIFT)) & ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK)
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/LPC55S26/
DLPC55S26.h5344 #define ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK (0x80000000U) macro
5349 …t32_t)(x)) << ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_SHIFT)) & ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK)
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/LPC55S28/
DLPC55S28.h5344 #define ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK (0x80000000U) macro
5349 …t32_t)(x)) << ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_SHIFT)) & ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK)
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/LPC55S16/
DLPC55S16.h4355 #define ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK (0x80000000U) macro
4360 …t32_t)(x)) << ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_SHIFT)) & ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK)
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/LPC5516/
DLPC5516.h4353 #define ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK (0x80000000U) macro
4358 …t32_t)(x)) << ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_SHIFT)) & ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK)
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/LPC5514/
DLPC5514.h4352 #define ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK (0x80000000U) macro
4357 …t32_t)(x)) << ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_SHIFT)) & ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK)
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/LPC55S66/
DLPC55S66_cm33_core0.h5344 #define ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK (0x80000000U) macro
5349 …t32_t)(x)) << ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_SHIFT)) & ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK)
DLPC55S66_cm33_core1.h5344 #define ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK (0x80000000U) macro
5349 …t32_t)(x)) << ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_SHIFT)) & ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK)
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/LPC55S14/
DLPC55S14.h4354 #define ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK (0x80000000U) macro
4359 …t32_t)(x)) << ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_SHIFT)) & ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK)
/hal_nxp-3.6.0/mcux/mcux-sdk/devices/LPC55S69/
DLPC55S69_cm33_core1.h5344 #define ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK (0x80000000U) macro
5349 …t32_t)(x)) << ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_SHIFT)) & ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK)
DLPC55S69_cm33_core0.h5344 #define ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK (0x80000000U) macro
5349 …t32_t)(x)) << ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_SHIFT)) & ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK)