Home
last modified time | relevance | path

Searched refs:FXOSC_CTRL_OSCON_MASK (Results 1 – 4 of 4) sorted by relevance

/hal_nxp-3.5.0/s32/drivers/s32ze/Mcu/src/
DClock_Ip_ExtOsc.c153 Clock_Ip_apxXosc[Instance]->CTRL &= ~FXOSC_CTRL_OSCON_MASK; in Clock_Ip_ResetFxoscOsconBypEocvGmSel()
226 Clock_Ip_apxXosc[Instance]->CTRL &= ~FXOSC_CTRL_OSCON_MASK; in Clock_Ip_DisableFxoscOsconBypEocvGmSel()
235 Clock_Ip_apxXosc[Instance]->CTRL |= FXOSC_CTRL_OSCON_MASK; in Clock_Ip_EnableFxoscOsconBypEocvGmSel()
/hal_nxp-3.5.0/s32/drivers/s32k3/Mcu/src/
DClock_Ip_ExtOsc.c164 Clock_Ip_apxXosc[Instance]->CTRL &= ~FXOSC_CTRL_OSCON_MASK; in Clock_Ip_ResetFxoscOsconBypEocvGmSel()
274 Clock_Ip_apxXosc[Instance]->CTRL &= ~FXOSC_CTRL_OSCON_MASK; in Clock_Ip_DisableFxoscOsconBypEocvGmSel()
287 Clock_Ip_apxXosc[Instance]->CTRL |= FXOSC_CTRL_OSCON_MASK; in Clock_Ip_EnableFxoscOsconBypEocvGmSel()
307 Clock_Ip_apxXosc[Instance]->CTRL &= ~FXOSC_CTRL_OSCON_MASK; in Clock_Ip_ResetSxoscOsconEocv()
/hal_nxp-3.5.0/s32/drivers/s32k3/BaseNXP/header/
DS32K344_FXOSC.h102 #define FXOSC_CTRL_OSCON_MASK (0x1U) macro
105 … (((uint32_t)(((uint32_t)(x)) << FXOSC_CTRL_OSCON_SHIFT)) & FXOSC_CTRL_OSCON_MASK)
/hal_nxp-3.5.0/s32/drivers/s32ze/BaseNXP/header/
DS32Z2_FXOSC.h102 #define FXOSC_CTRL_OSCON_MASK (0x1U) macro
105 … (((uint32_t)(((uint32_t)(x)) << FXOSC_CTRL_OSCON_SHIFT)) & FXOSC_CTRL_OSCON_MASK)