Home
last modified time | relevance | path

Searched refs:DMA_INTSTAT_ACTIVEINT_MASK (Results 1 – 25 of 56) sorted by relevance

123

/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC834/
DLPC834.h1203 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
1209 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC824/
DLPC824.h1347 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
1353 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC822/
DLPC822.h1347 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
1353 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC832/
DLPC832.h1203 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
1209 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC844/
DLPC844.h1809 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
1815 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC845/
DLPC845.h2325 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
2331 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC51U68/
DLPC51U68.h1811 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
1817 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC54114/
DLPC54114_cm0plus.h1775 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
1781 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
DLPC54114_cm4.h1786 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
1792 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC54113/
DLPC54113.h1787 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
1793 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC54005/
DLPC54005.h2092 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
2098 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC54607/
DLPC54607.h2093 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
2099 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC54605/
DLPC54605.h2096 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
2102 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC54S005/
DLPC54S005.h2500 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
2506 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC54616/
DLPC54616.h3637 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
3643 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC54016/
DLPC54016.h3337 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
3343 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC54606/
DLPC54606.h3562 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
3568 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC54618/
DLPC54618.h3635 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
3641 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC54018M/
DLPC54018M.h3635 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
3641 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC54018/
DLPC54018.h3635 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
3641 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC5506CPXXXX/
DLPC5506CPXXXX.h7127 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
7133 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC54608/
DLPC54608.h3558 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
3564 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC54S018M/
DLPC54S018M.h4043 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
4049 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC54S016/
DLPC54S016.h3702 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
3708 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)
/hal_nxp-3.5.0/mcux/mcux-sdk/devices/LPC54628/
DLPC54628.h3633 #define DMA_INTSTAT_ACTIVEINT_MASK (0x2U) macro
3639 … (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)

123