Home
last modified time | relevance | path

Searched refs:XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK (Results 1 – 10 of 10) sorted by relevance

/hal_nxp-2.7.6/mcux/devices/MIMXRT1011/
DMIMXRT1011.h31147 #define XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK (0xF000U) macro
31149 …(uint32_t)(x)) << XTALOSC24M_OSC_CONFIG0_HYST_PLUS_SHIFT)) & XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1015/
DMIMXRT1015.h34076 #define XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK (0xF000U) macro
34078 …(uint32_t)(x)) << XTALOSC24M_OSC_CONFIG0_HYST_PLUS_SHIFT)) & XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1021/
DMIMXRT1021.h46260 #define XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK (0xF000U) macro
46262 …(uint32_t)(x)) << XTALOSC24M_OSC_CONFIG0_HYST_PLUS_SHIFT)) & XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1024/
DMIMXRT1024.h46242 #define XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK (0xF000U) macro
46244 …(uint32_t)(x)) << XTALOSC24M_OSC_CONFIG0_HYST_PLUS_SHIFT)) & XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1051/
DMIMXRT1051.h42336 #define XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK (0xF000U) macro
42338 …(uint32_t)(x)) << XTALOSC24M_OSC_CONFIG0_HYST_PLUS_SHIFT)) & XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1052/
DMIMXRT1052.h52194 #define XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK (0xF000U) macro
52196 …(uint32_t)(x)) << XTALOSC24M_OSC_CONFIG0_HYST_PLUS_SHIFT)) & XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1061/
DMIMXRT1061.h44744 #define XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK (0xF000U) macro
44746 …(uint32_t)(x)) << XTALOSC24M_OSC_CONFIG0_HYST_PLUS_SHIFT)) & XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1062/
DMIMXRT1062.h54853 #define XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK (0xF000U) macro
54855 …(uint32_t)(x)) << XTALOSC24M_OSC_CONFIG0_HYST_PLUS_SHIFT)) & XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1064/
DMIMXRT1064.h54779 #define XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK (0xF000U) macro
54781 …(uint32_t)(x)) << XTALOSC24M_OSC_CONFIG0_HYST_PLUS_SHIFT)) & XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK)
/hal_nxp-2.7.6/imx/devices/MCIMX6X/
DMCIMX6X_M4.h40074 #define XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK 0xF000u macro
40076 …t)(((uint32_t)(x))<<XTALOSC24M_OSC_CONFIG0_HYST_PLUS_SHIFT))&XTALOSC24M_OSC_CONFIG0_HYST_PLUS_MASK)