Home
last modified time | relevance | path

Searched refs:NV_FSEC_SEC_SHIFT (Results 1 – 20 of 20) sorted by relevance

/hal_nxp-2.7.6/mcux/devices/MKL25Z4/
DMKL25Z4.h2792 #define NV_FSEC_SEC_SHIFT (0U) macro
2793 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) …
/hal_nxp-2.7.6/mcux/devices/MK22F51212/
DMK22F51212.h9396 #define NV_FSEC_SEC_SHIFT (0U) macro
9401 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) …
/hal_nxp-2.7.6/mcux/devices/MKW24D5/
DMKW24D5.h5135 #define NV_FSEC_SEC_SHIFT (0U) macro
5136 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) …
/hal_nxp-2.7.6/mcux/devices/MKE14F16/
DMKE14F16.h11130 #define NV_FSEC_SEC_SHIFT (0U) macro
11135 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) …
/hal_nxp-2.7.6/mcux/devices/MKW22D5/
DMKW22D5.h5135 #define NV_FSEC_SEC_SHIFT (0U) macro
5136 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) …
/hal_nxp-2.7.6/mcux/devices/MKE16F16/
DMKE16F16.h11934 #define NV_FSEC_SEC_SHIFT (0U) macro
11939 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) …
/hal_nxp-2.7.6/mcux/devices/MKE18F16/
DMKE18F16.h11939 #define NV_FSEC_SEC_SHIFT (0U) macro
11944 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) …
/hal_nxp-2.7.6/mcux/devices/MKW31Z4/
DMKW31Z4.h5069 #define NV_FSEC_SEC_SHIFT (0U) macro
5070 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) …
/hal_nxp-2.7.6/mcux/devices/MK64F12/
DMK64F12.h17475 #define NV_FSEC_SEC_SHIFT (0U) macro
17480 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) …
/hal_nxp-2.7.6/mcux/devices/MKW40Z4/
DMKW40Z4.h5325 #define NV_FSEC_SEC_SHIFT 0 macro
5327 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x))<<NV_FSEC_SEC_SHIFT))&NV…
DMKW40Z4_extension.h16069 #define NV_RD_FSEC_SEC(base) ((NV_FSEC_REG(base) & NV_FSEC_SEC_MASK) >> NV_FSEC_SEC_SHIFT)
/hal_nxp-2.7.6/mcux/devices/MKW21Z4/
DMKW21Z4.h4998 #define NV_FSEC_SEC_SHIFT (0U) macro
4999 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) …
/hal_nxp-2.7.6/mcux/devices/MKW41Z4/
DMKW41Z4.h5069 #define NV_FSEC_SEC_SHIFT (0U) macro
5070 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) …
/hal_nxp-2.7.6/mcux/devices/MKW20Z4/
DMKW20Z4.h5325 #define NV_FSEC_SEC_SHIFT 0 macro
5327 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x))<<NV_FSEC_SEC_SHIFT))&NV…
/hal_nxp-2.7.6/mcux/devices/MKW30Z4/
DMKW30Z4.h5325 #define NV_FSEC_SEC_SHIFT 0 macro
5327 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x))<<NV_FSEC_SEC_SHIFT))&NV…
/hal_nxp-2.7.6/mcux/devices/MKV56F24/
DMKV56F24.h15983 #define NV_FSEC_SEC_SHIFT (0U) macro
15988 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) …
/hal_nxp-2.7.6/mcux/devices/MK80F25615/
DMK80F25615.h17184 #define NV_FSEC_SEC_SHIFT (0U) macro
17189 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) …
/hal_nxp-2.7.6/mcux/devices/MKV58F24/
DMKV58F24.h17323 #define NV_FSEC_SEC_SHIFT (0U) macro
17328 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) …
/hal_nxp-2.7.6/mcux/devices/MK82F25615/
DMK82F25615.h17931 #define NV_FSEC_SEC_SHIFT (0U) macro
17936 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) …
/hal_nxp-2.7.6/mcux/devices/MK66F18/
DMK66F18.h17845 #define NV_FSEC_SEC_SHIFT (0U) macro
17850 #define NV_FSEC_SEC(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) …