Home
last modified time | relevance | path

Searched refs:NV_FSEC_SEC_MASK (Results 1 – 20 of 20) sorted by relevance

/hal_nxp-2.7.6/mcux/devices/MKL25Z4/
DMKL25Z4.h2791 #define NV_FSEC_SEC_MASK (0x3U) macro
2793 …(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) & NV_FSEC_SEC_MASK)
/hal_nxp-2.7.6/mcux/devices/MK22F51212/
DMK22F51212.h9395 #define NV_FSEC_SEC_MASK (0x3U) macro
9401 …(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) & NV_FSEC_SEC_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW24D5/
DMKW24D5.h5134 #define NV_FSEC_SEC_MASK (0x3U) macro
5136 …(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) & NV_FSEC_SEC_MASK)
/hal_nxp-2.7.6/mcux/devices/MKE14F16/
DMKE14F16.h11129 #define NV_FSEC_SEC_MASK (0x3U) macro
11135 …(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) & NV_FSEC_SEC_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW22D5/
DMKW22D5.h5134 #define NV_FSEC_SEC_MASK (0x3U) macro
5136 …(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) & NV_FSEC_SEC_MASK)
/hal_nxp-2.7.6/mcux/devices/MKE16F16/
DMKE16F16.h11933 #define NV_FSEC_SEC_MASK (0x3U) macro
11939 …(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) & NV_FSEC_SEC_MASK)
/hal_nxp-2.7.6/mcux/devices/MKE18F16/
DMKE18F16.h11938 #define NV_FSEC_SEC_MASK (0x3U) macro
11944 …(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) & NV_FSEC_SEC_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW31Z4/
DMKW31Z4.h5068 #define NV_FSEC_SEC_MASK (0x3U) macro
5070 …(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) & NV_FSEC_SEC_MASK)
/hal_nxp-2.7.6/mcux/devices/MK64F12/
DMK64F12.h17474 #define NV_FSEC_SEC_MASK (0x3U) macro
17480 …(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) & NV_FSEC_SEC_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW40Z4/
DMKW40Z4.h5324 #define NV_FSEC_SEC_MASK 0x3u macro
5327 …_SEC(x) (((uint8_t)(((uint8_t)(x))<<NV_FSEC_SEC_SHIFT))&NV_FSEC_SEC_MASK)
DMKW40Z4_extension.h16069 #define NV_RD_FSEC_SEC(base) ((NV_FSEC_REG(base) & NV_FSEC_SEC_MASK) >> NV_FSEC_SEC_SHIFT)
/hal_nxp-2.7.6/mcux/devices/MKW21Z4/
DMKW21Z4.h4997 #define NV_FSEC_SEC_MASK (0x3U) macro
4999 …(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) & NV_FSEC_SEC_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW41Z4/
DMKW41Z4.h5068 #define NV_FSEC_SEC_MASK (0x3U) macro
5070 …(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) & NV_FSEC_SEC_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW20Z4/
DMKW20Z4.h5324 #define NV_FSEC_SEC_MASK 0x3u macro
5327 …_SEC(x) (((uint8_t)(((uint8_t)(x))<<NV_FSEC_SEC_SHIFT))&NV_FSEC_SEC_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW30Z4/
DMKW30Z4.h5324 #define NV_FSEC_SEC_MASK 0x3u macro
5327 …_SEC(x) (((uint8_t)(((uint8_t)(x))<<NV_FSEC_SEC_SHIFT))&NV_FSEC_SEC_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV56F24/
DMKV56F24.h15982 #define NV_FSEC_SEC_MASK (0x3U) macro
15988 …(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) & NV_FSEC_SEC_MASK)
/hal_nxp-2.7.6/mcux/devices/MK80F25615/
DMK80F25615.h17183 #define NV_FSEC_SEC_MASK (0x3U) macro
17189 …(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) & NV_FSEC_SEC_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV58F24/
DMKV58F24.h17322 #define NV_FSEC_SEC_MASK (0x3U) macro
17328 …(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) & NV_FSEC_SEC_MASK)
/hal_nxp-2.7.6/mcux/devices/MK82F25615/
DMK82F25615.h17930 #define NV_FSEC_SEC_MASK (0x3U) macro
17936 …(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) & NV_FSEC_SEC_MASK)
/hal_nxp-2.7.6/mcux/devices/MK66F18/
DMK66F18.h17844 #define NV_FSEC_SEC_MASK (0x3U) macro
17850 …(x) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) & NV_FSEC_SEC_MASK)