Home
last modified time | relevance | path

Searched refs:NV_FSEC_KEYEN_MASK (Results 1 – 20 of 20) sorted by relevance

/hal_nxp-2.7.6/mcux/devices/MKL25Z4/
DMKL25Z4.h2800 #define NV_FSEC_KEYEN_MASK (0xC0U) macro
2802 …) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_KEYEN_SHIFT)) & NV_FSEC_KEYEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MK22F51212/
DMK22F51212.h9416 #define NV_FSEC_KEYEN_MASK (0xC0U) macro
9422 …) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_KEYEN_SHIFT)) & NV_FSEC_KEYEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW24D5/
DMKW24D5.h5143 #define NV_FSEC_KEYEN_MASK (0xC0U) macro
5145 …) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_KEYEN_SHIFT)) & NV_FSEC_KEYEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKE14F16/
DMKE14F16.h11150 #define NV_FSEC_KEYEN_MASK (0xC0U) macro
11156 …) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_KEYEN_SHIFT)) & NV_FSEC_KEYEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW22D5/
DMKW22D5.h5143 #define NV_FSEC_KEYEN_MASK (0xC0U) macro
5145 …) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_KEYEN_SHIFT)) & NV_FSEC_KEYEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKE16F16/
DMKE16F16.h11954 #define NV_FSEC_KEYEN_MASK (0xC0U) macro
11960 …) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_KEYEN_SHIFT)) & NV_FSEC_KEYEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKE18F16/
DMKE18F16.h11959 #define NV_FSEC_KEYEN_MASK (0xC0U) macro
11965 …) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_KEYEN_SHIFT)) & NV_FSEC_KEYEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW31Z4/
DMKW31Z4.h5077 #define NV_FSEC_KEYEN_MASK (0xC0U) macro
5079 …) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_KEYEN_SHIFT)) & NV_FSEC_KEYEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MK64F12/
DMK64F12.h17498 #define NV_FSEC_KEYEN_MASK (0xC0U) macro
17504 …) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_KEYEN_SHIFT)) & NV_FSEC_KEYEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW40Z4/
DMKW40Z4.h5336 #define NV_FSEC_KEYEN_MASK 0xC0u macro
5339 …EN(x) (((uint8_t)(((uint8_t)(x))<<NV_FSEC_KEYEN_SHIFT))&NV_FSEC_KEYEN_MASK)
DMKW40Z4_extension.h16108 #define NV_RD_FSEC_KEYEN(base) ((NV_FSEC_REG(base) & NV_FSEC_KEYEN_MASK) >> NV_FSEC_KEYEN_SHIFT)
/hal_nxp-2.7.6/mcux/devices/MKW21Z4/
DMKW21Z4.h5006 #define NV_FSEC_KEYEN_MASK (0xC0U) macro
5008 …) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_KEYEN_SHIFT)) & NV_FSEC_KEYEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW41Z4/
DMKW41Z4.h5077 #define NV_FSEC_KEYEN_MASK (0xC0U) macro
5079 …) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_KEYEN_SHIFT)) & NV_FSEC_KEYEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW20Z4/
DMKW20Z4.h5336 #define NV_FSEC_KEYEN_MASK 0xC0u macro
5339 …EN(x) (((uint8_t)(((uint8_t)(x))<<NV_FSEC_KEYEN_SHIFT))&NV_FSEC_KEYEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW30Z4/
DMKW30Z4.h5336 #define NV_FSEC_KEYEN_MASK 0xC0u macro
5339 …EN(x) (((uint8_t)(((uint8_t)(x))<<NV_FSEC_KEYEN_SHIFT))&NV_FSEC_KEYEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV56F24/
DMKV56F24.h16003 #define NV_FSEC_KEYEN_MASK (0xC0U) macro
16009 …) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_KEYEN_SHIFT)) & NV_FSEC_KEYEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MK80F25615/
DMK80F25615.h17204 #define NV_FSEC_KEYEN_MASK (0xC0U) macro
17210 …) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_KEYEN_SHIFT)) & NV_FSEC_KEYEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV58F24/
DMKV58F24.h17343 #define NV_FSEC_KEYEN_MASK (0xC0U) macro
17349 …) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_KEYEN_SHIFT)) & NV_FSEC_KEYEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MK82F25615/
DMK82F25615.h17951 #define NV_FSEC_KEYEN_MASK (0xC0U) macro
17957 …) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_KEYEN_SHIFT)) & NV_FSEC_KEYEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MK66F18/
DMK66F18.h17865 #define NV_FSEC_KEYEN_MASK (0xC0U) macro
17871 …) (((uint8_t)(((uint8_t)(x)) << NV_FSEC_KEYEN_SHIFT)) & NV_FSEC_KEYEN_MASK)