Home
last modified time | relevance | path

Searched refs:LLWU_PE1_WUPE2_MASK (Results 1 – 17 of 17) sorted by relevance

/hal_nxp-2.7.6/mcux/devices/MKL25Z4/
DMKL25Z4.h1693 #define LLWU_PE1_WUPE2_MASK (0x30U) macro
1695 … (((uint8_t)(((uint8_t)(x)) << LLWU_PE1_WUPE2_SHIFT)) & LLWU_PE1_WUPE2_MASK)
/hal_nxp-2.7.6/mcux/devices/MK22F51212/
DMK22F51212.h7390 #define LLWU_PE1_WUPE2_MASK (0x30U) macro
7398 … (((uint8_t)(((uint8_t)(x)) << LLWU_PE1_WUPE2_SHIFT)) & LLWU_PE1_WUPE2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW24D5/
DMKW24D5.h4440 #define LLWU_PE1_WUPE2_MASK (0x30U) macro
4442 … (((uint8_t)(((uint8_t)(x)) << LLWU_PE1_WUPE2_SHIFT)) & LLWU_PE1_WUPE2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW22D5/
DMKW22D5.h4440 #define LLWU_PE1_WUPE2_MASK (0x30U) macro
4442 … (((uint8_t)(((uint8_t)(x)) << LLWU_PE1_WUPE2_SHIFT)) & LLWU_PE1_WUPE2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW31Z4/
DMKW31Z4.h3421 #define LLWU_PE1_WUPE2_MASK (0x30U) macro
3423 … (((uint8_t)(((uint8_t)(x)) << LLWU_PE1_WUPE2_SHIFT)) & LLWU_PE1_WUPE2_MASK)
/hal_nxp-2.7.6/mcux/devices/MK64F12/
DMK64F12.h15768 #define LLWU_PE1_WUPE2_MASK (0x30U) macro
15776 … (((uint8_t)(((uint8_t)(x)) << LLWU_PE1_WUPE2_SHIFT)) & LLWU_PE1_WUPE2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW40Z4/
DMKW40Z4.h3067 #define LLWU_PE1_WUPE2_MASK 0x30u macro
3070 …2(x) (((uint8_t)(((uint8_t)(x))<<LLWU_PE1_WUPE2_SHIFT))&LLWU_PE1_WUPE2_MASK)
DMKW40Z4_extension.h8542 #define LLWU_RD_PE1_WUPE2(base) ((LLWU_PE1_REG(base) & LLWU_PE1_WUPE2_MASK) >> LLWU_PE1_WUPE2_SHIFT)
8546 #define LLWU_WR_PE1_WUPE2(base, value) (LLWU_RMW_PE1(base, LLWU_PE1_WUPE2_MASK, LLWU_PE1_WUPE2(valu…
/hal_nxp-2.7.6/mcux/devices/MKW21Z4/
DMKW21Z4.h3350 #define LLWU_PE1_WUPE2_MASK (0x30U) macro
3352 … (((uint8_t)(((uint8_t)(x)) << LLWU_PE1_WUPE2_SHIFT)) & LLWU_PE1_WUPE2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW41Z4/
DMKW41Z4.h3421 #define LLWU_PE1_WUPE2_MASK (0x30U) macro
3423 … (((uint8_t)(((uint8_t)(x)) << LLWU_PE1_WUPE2_SHIFT)) & LLWU_PE1_WUPE2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW20Z4/
DMKW20Z4.h3067 #define LLWU_PE1_WUPE2_MASK 0x30u macro
3070 …2(x) (((uint8_t)(((uint8_t)(x))<<LLWU_PE1_WUPE2_SHIFT))&LLWU_PE1_WUPE2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW30Z4/
DMKW30Z4.h3067 #define LLWU_PE1_WUPE2_MASK 0x30u macro
3070 …2(x) (((uint8_t)(((uint8_t)(x))<<LLWU_PE1_WUPE2_SHIFT))&LLWU_PE1_WUPE2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV56F24/
DMKV56F24.h14009 #define LLWU_PE1_WUPE2_MASK (0x30U) macro
14017 … (((uint8_t)(((uint8_t)(x)) << LLWU_PE1_WUPE2_SHIFT)) & LLWU_PE1_WUPE2_MASK)
/hal_nxp-2.7.6/mcux/devices/MK80F25615/
DMK80F25615.h13970 #define LLWU_PE1_WUPE2_MASK (0x30U) macro
13978 … (((uint8_t)(((uint8_t)(x)) << LLWU_PE1_WUPE2_SHIFT)) & LLWU_PE1_WUPE2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV58F24/
DMKV58F24.h15349 #define LLWU_PE1_WUPE2_MASK (0x30U) macro
15357 … (((uint8_t)(((uint8_t)(x)) << LLWU_PE1_WUPE2_SHIFT)) & LLWU_PE1_WUPE2_MASK)
/hal_nxp-2.7.6/mcux/devices/MK82F25615/
DMK82F25615.h13964 #define LLWU_PE1_WUPE2_MASK (0x30U) macro
13972 … (((uint8_t)(((uint8_t)(x)) << LLWU_PE1_WUPE2_SHIFT)) & LLWU_PE1_WUPE2_MASK)
/hal_nxp-2.7.6/mcux/devices/MK66F18/
DMK66F18.h14948 #define LLWU_PE1_WUPE2_MASK (0x30U) macro
14956 … (((uint8_t)(((uint8_t)(x)) << LLWU_PE1_WUPE2_SHIFT)) & LLWU_PE1_WUPE2_MASK)