Home
last modified time | relevance | path

Searched refs:CMP_SCR_IER_MASK (Results 1 – 25 of 28) sorted by relevance

12

/hal_nxp-2.7.6/mcux/drivers/kinetis/
Dfsl_cmp.c296 tmp8 |= CMP_SCR_IER_MASK; in CMP_EnableInterrupts()
317 tmp8 &= ~(uint8_t)CMP_SCR_IER_MASK; in CMP_DisableInterrupts()
Dfsl_cmp.h34 … kCMP_OutputRisingInterruptEnable = CMP_SCR_IER_MASK, /*!< Comparator interrupt enable rising. */
/hal_nxp-2.7.6/mcux/drivers/imx/
Dfsl_cmp.c296 tmp8 |= CMP_SCR_IER_MASK; in CMP_EnableInterrupts()
317 tmp8 &= ~(uint8_t)CMP_SCR_IER_MASK; in CMP_DisableInterrupts()
Dfsl_cmp.h34 … kCMP_OutputRisingInterruptEnable = CMP_SCR_IER_MASK, /*!< Comparator interrupt enable rising. */
/hal_nxp-2.7.6/mcux/devices/MKL25Z4/
DMKL25Z4.h672 #define CMP_SCR_IER_MASK (0x10U) macro
674 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MK22F51212/
DMK22F51212.h1001 #define CMP_SCR_IER_MASK (0x10U) macro
1007 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW24D5/
DMKW24D5.h1220 #define CMP_SCR_IER_MASK (0x10U) macro
1222 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW22D5/
DMKW22D5.h1220 #define CMP_SCR_IER_MASK (0x10U) macro
1222 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW31Z4/
DMKW31Z4.h1038 #define CMP_SCR_IER_MASK (0x10U) macro
1040 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MK64F12/
DMK64F12.h6677 #define CMP_SCR_IER_MASK (0x10U) macro
6683 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW40Z4/
DMKW40Z4.h814 #define CMP_SCR_IER_MASK 0x10u macro
817 …_IER(x) (((uint8_t)(((uint8_t)(x))<<CMP_SCR_IER_SHIFT))&CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW21Z4/
DMKW21Z4.h967 #define CMP_SCR_IER_MASK (0x10U) macro
969 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW41Z4/
DMKW41Z4.h1038 #define CMP_SCR_IER_MASK (0x10U) macro
1040 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW20Z4/
DMKW20Z4.h814 #define CMP_SCR_IER_MASK 0x10u macro
817 …_IER(x) (((uint8_t)(((uint8_t)(x))<<CMP_SCR_IER_SHIFT))&CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW30Z4/
DMKW30Z4.h814 #define CMP_SCR_IER_MASK 0x10u macro
817 …_IER(x) (((uint8_t)(((uint8_t)(x))<<CMP_SCR_IER_SHIFT))&CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV56F24/
DMKV56F24.h6061 #define CMP_SCR_IER_MASK (0x10U) macro
6067 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MK80F25615/
DMK80F25615.h4919 #define CMP_SCR_IER_MASK (0x10U) macro
4925 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV58F24/
DMKV58F24.h6065 #define CMP_SCR_IER_MASK (0x10U) macro
6071 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MK82F25615/
DMK82F25615.h4913 #define CMP_SCR_IER_MASK (0x10U) macro
4919 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MK66F18/
DMK66F18.h5714 #define CMP_SCR_IER_MASK (0x10U) macro
5720 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1021/
DMIMXRT1021.h8863 #define CMP_SCR_IER_MASK (0x10U) macro
8869 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1024/
DMIMXRT1024.h8845 #define CMP_SCR_IER_MASK (0x10U) macro
8851 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1051/
DMIMXRT1051.h8674 #define CMP_SCR_IER_MASK (0x10U) macro
8680 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1052/
DMIMXRT1052.h9901 #define CMP_SCR_IER_MASK (0x10U) macro
9907 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1061/
DMIMXRT1061.h9863 #define CMP_SCR_IER_MASK (0x10U) macro
9869 …(x) (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)

12