Home
last modified time | relevance | path

Searched refs:ADC_SC1_AIEN_MASK (Results 1 – 22 of 22) sorted by relevance

/hal_nxp-2.7.6/mcux/drivers/kinetis/
Dfsl_adc12.c245 tmp32 = (base->SC1[channelGroup] & ~(ADC_SC1_ADCH_MASK | ADC_SC1_AIEN_MASK)); in ADC12_SetChannelConfig()
249 tmp32 |= ADC_SC1_AIEN_MASK; in ADC12_SetChannelConfig()
Dfsl_adc16.c477 sc1 |= ADC_SC1_AIEN_MASK; in ADC16_SetChannelConfig()
/hal_nxp-2.7.6/mcux/devices/MKL25Z4/
DMKL25Z4.h385 #define ADC_SC1_AIEN_MASK (0x40U) macro
387 … (((uint32_t)(((uint32_t)(x)) << ADC_SC1_AIEN_SHIFT)) & ADC_SC1_AIEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MK22F51212/
DMK22F51212.h494 #define ADC_SC1_AIEN_MASK (0x40U) macro
500 … (((uint32_t)(((uint32_t)(x)) << ADC_SC1_AIEN_SHIFT)) & ADC_SC1_AIEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW24D5/
DMKW24D5.h423 #define ADC_SC1_AIEN_MASK (0x40U) macro
425 … (((uint32_t)(((uint32_t)(x)) << ADC_SC1_AIEN_SHIFT)) & ADC_SC1_AIEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKE14F16/
DMKE14F16.h605 #define ADC_SC1_AIEN_MASK (0x40U) macro
611 … (((uint32_t)(((uint32_t)(x)) << ADC_SC1_AIEN_SHIFT)) & ADC_SC1_AIEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW22D5/
DMKW22D5.h423 #define ADC_SC1_AIEN_MASK (0x40U) macro
425 … (((uint32_t)(((uint32_t)(x)) << ADC_SC1_AIEN_SHIFT)) & ADC_SC1_AIEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKE16F16/
DMKE16F16.h605 #define ADC_SC1_AIEN_MASK (0x40U) macro
611 … (((uint32_t)(((uint32_t)(x)) << ADC_SC1_AIEN_SHIFT)) & ADC_SC1_AIEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKE18F16/
DMKE18F16.h605 #define ADC_SC1_AIEN_MASK (0x40U) macro
611 … (((uint32_t)(((uint32_t)(x)) << ADC_SC1_AIEN_SHIFT)) & ADC_SC1_AIEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW31Z4/
DMKW31Z4.h343 #define ADC_SC1_AIEN_MASK (0x40U) macro
345 … (((uint32_t)(((uint32_t)(x)) << ADC_SC1_AIEN_SHIFT)) & ADC_SC1_AIEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MK64F12/
DMK64F12.h507 #define ADC_SC1_AIEN_MASK (0x40U) macro
513 … (((uint32_t)(((uint32_t)(x)) << ADC_SC1_AIEN_SHIFT)) & ADC_SC1_AIEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW40Z4/
DMKW40Z4.h307 #define ADC_SC1_AIEN_MASK 0x40u macro
310 …N(x) (((uint32_t)(((uint32_t)(x))<<ADC_SC1_AIEN_SHIFT))&ADC_SC1_AIEN_MASK)
DMKW40Z4_extension.h279 #define ADC_RD_SC1_AIEN(base, index) ((ADC_SC1_REG(base, index) & ADC_SC1_AIEN_MASK) >> ADC_SC1_AIE…
283 #define ADC_WR_SC1_AIEN(base, index, value) (ADC_RMW_SC1(base, index, ADC_SC1_AIEN_MASK, ADC_SC1_AI…
/hal_nxp-2.7.6/mcux/devices/MKW21Z4/
DMKW21Z4.h342 #define ADC_SC1_AIEN_MASK (0x40U) macro
344 … (((uint32_t)(((uint32_t)(x)) << ADC_SC1_AIEN_SHIFT)) & ADC_SC1_AIEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW41Z4/
DMKW41Z4.h343 #define ADC_SC1_AIEN_MASK (0x40U) macro
345 … (((uint32_t)(((uint32_t)(x)) << ADC_SC1_AIEN_SHIFT)) & ADC_SC1_AIEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW20Z4/
DMKW20Z4.h307 #define ADC_SC1_AIEN_MASK 0x40u macro
310 …N(x) (((uint32_t)(((uint32_t)(x))<<ADC_SC1_AIEN_SHIFT))&ADC_SC1_AIEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW30Z4/
DMKW30Z4.h307 #define ADC_SC1_AIEN_MASK 0x40u macro
310 …N(x) (((uint32_t)(((uint32_t)(x))<<ADC_SC1_AIEN_SHIFT))&ADC_SC1_AIEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV56F24/
DMKV56F24.h752 #define ADC_SC1_AIEN_MASK (0x40U) macro
758 … (((uint32_t)(((uint32_t)(x)) << ADC_SC1_AIEN_SHIFT)) & ADC_SC1_AIEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MK80F25615/
DMK80F25615.h562 #define ADC_SC1_AIEN_MASK (0x40U) macro
568 … (((uint32_t)(((uint32_t)(x)) << ADC_SC1_AIEN_SHIFT)) & ADC_SC1_AIEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV58F24/
DMKV58F24.h752 #define ADC_SC1_AIEN_MASK (0x40U) macro
758 … (((uint32_t)(((uint32_t)(x)) << ADC_SC1_AIEN_SHIFT)) & ADC_SC1_AIEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MK82F25615/
DMK82F25615.h556 #define ADC_SC1_AIEN_MASK (0x40U) macro
562 … (((uint32_t)(((uint32_t)(x)) << ADC_SC1_AIEN_SHIFT)) & ADC_SC1_AIEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MK66F18/
DMK66F18.h516 #define ADC_SC1_AIEN_MASK (0x40U) macro
522 … (((uint32_t)(((uint32_t)(x)) << ADC_SC1_AIEN_SHIFT)) & ADC_SC1_AIEN_MASK)