Home
last modified time | relevance | path

Searched refs:ADC_CLP4_CLP4_MASK (Results 1 – 17 of 17) sorted by relevance

/hal_nxp-2.7.6/mcux/devices/MKL25Z4/
DMKL25Z4.h510 #define ADC_CLP4_CLP4_MASK (0x3FFU) macro
512 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP4_CLP4_SHIFT)) & ADC_CLP4_CLP4_MASK)
/hal_nxp-2.7.6/mcux/devices/MK22F51212/
DMK22F51212.h745 #define ADC_CLP4_CLP4_MASK (0x3FFU) macro
747 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP4_CLP4_SHIFT)) & ADC_CLP4_CLP4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW24D5/
DMKW24D5.h548 #define ADC_CLP4_CLP4_MASK (0x3FFU) macro
550 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP4_CLP4_SHIFT)) & ADC_CLP4_CLP4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW22D5/
DMKW22D5.h548 #define ADC_CLP4_CLP4_MASK (0x3FFU) macro
550 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP4_CLP4_SHIFT)) & ADC_CLP4_CLP4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW31Z4/
DMKW31Z4.h468 #define ADC_CLP4_CLP4_MASK (0x3FFU) macro
470 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP4_CLP4_SHIFT)) & ADC_CLP4_CLP4_MASK)
/hal_nxp-2.7.6/mcux/devices/MK64F12/
DMK64F12.h807 #define ADC_CLP4_CLP4_MASK (0x3FFU) macro
809 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP4_CLP4_SHIFT)) & ADC_CLP4_CLP4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW40Z4/
DMKW40Z4.h444 #define ADC_CLP4_CLP4_MASK 0x3FFu macro
447 …(x) (((uint32_t)(((uint32_t)(x))<<ADC_CLP4_CLP4_SHIFT))&ADC_CLP4_CLP4_MASK)
DMKW40Z4_extension.h1349 #define ADC_RD_CLP4_CLP4(base) ((ADC_CLP4_REG(base) & ADC_CLP4_CLP4_MASK) >> ADC_CLP4_CLP4_SHIFT)
1353 #define ADC_WR_CLP4_CLP4(base, value) (ADC_RMW_CLP4(base, ADC_CLP4_CLP4_MASK, ADC_CLP4_CLP4(value)))
/hal_nxp-2.7.6/mcux/devices/MKW21Z4/
DMKW21Z4.h467 #define ADC_CLP4_CLP4_MASK (0x3FFU) macro
469 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP4_CLP4_SHIFT)) & ADC_CLP4_CLP4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW41Z4/
DMKW41Z4.h468 #define ADC_CLP4_CLP4_MASK (0x3FFU) macro
470 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP4_CLP4_SHIFT)) & ADC_CLP4_CLP4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW20Z4/
DMKW20Z4.h444 #define ADC_CLP4_CLP4_MASK 0x3FFu macro
447 …(x) (((uint32_t)(((uint32_t)(x))<<ADC_CLP4_CLP4_SHIFT))&ADC_CLP4_CLP4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW30Z4/
DMKW30Z4.h444 #define ADC_CLP4_CLP4_MASK 0x3FFu macro
447 …(x) (((uint32_t)(((uint32_t)(x))<<ADC_CLP4_CLP4_SHIFT))&ADC_CLP4_CLP4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV56F24/
DMKV56F24.h1003 #define ADC_CLP4_CLP4_MASK (0x3FFU) macro
1005 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP4_CLP4_SHIFT)) & ADC_CLP4_CLP4_MASK)
/hal_nxp-2.7.6/mcux/devices/MK80F25615/
DMK80F25615.h813 #define ADC_CLP4_CLP4_MASK (0x3FFU) macro
815 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP4_CLP4_SHIFT)) & ADC_CLP4_CLP4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV58F24/
DMKV58F24.h1003 #define ADC_CLP4_CLP4_MASK (0x3FFU) macro
1005 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP4_CLP4_SHIFT)) & ADC_CLP4_CLP4_MASK)
/hal_nxp-2.7.6/mcux/devices/MK82F25615/
DMK82F25615.h807 #define ADC_CLP4_CLP4_MASK (0x3FFU) macro
809 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP4_CLP4_SHIFT)) & ADC_CLP4_CLP4_MASK)
/hal_nxp-2.7.6/mcux/devices/MK66F18/
DMK66F18.h767 #define ADC_CLP4_CLP4_MASK (0x3FFU) macro
769 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP4_CLP4_SHIFT)) & ADC_CLP4_CLP4_MASK)