Home
last modified time | relevance | path

Searched refs:ADC_CLP2_CLP2_MASK (Results 1 – 21 of 21) sorted by relevance

/hal_nxp-2.7.6/mcux/drivers/kinetis/
Dfsl_adc12.c102 uint32_t CLP2 = ((base->CLP2 & ADC_CLP2_CLP2_MASK) >> ADC_CLP2_CLP2_SHIFT); in ADC12_GetCalibrationStatus()
/hal_nxp-2.7.6/mcux/devices/MKL25Z4/
DMKL25Z4.h520 #define ADC_CLP2_CLP2_MASK (0xFFU) macro
522 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP2_CLP2_SHIFT)) & ADC_CLP2_CLP2_MASK)
/hal_nxp-2.7.6/mcux/devices/MK22F51212/
DMK22F51212.h759 #define ADC_CLP2_CLP2_MASK (0xFFU) macro
761 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP2_CLP2_SHIFT)) & ADC_CLP2_CLP2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW24D5/
DMKW24D5.h558 #define ADC_CLP2_CLP2_MASK (0xFFU) macro
560 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP2_CLP2_SHIFT)) & ADC_CLP2_CLP2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKE14F16/
DMKE14F16.h828 #define ADC_CLP2_CLP2_MASK (0x3FFU) macro
830 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP2_CLP2_SHIFT)) & ADC_CLP2_CLP2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW22D5/
DMKW22D5.h558 #define ADC_CLP2_CLP2_MASK (0xFFU) macro
560 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP2_CLP2_SHIFT)) & ADC_CLP2_CLP2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKE16F16/
DMKE16F16.h828 #define ADC_CLP2_CLP2_MASK (0x3FFU) macro
830 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP2_CLP2_SHIFT)) & ADC_CLP2_CLP2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKE18F16/
DMKE18F16.h828 #define ADC_CLP2_CLP2_MASK (0x3FFU) macro
830 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP2_CLP2_SHIFT)) & ADC_CLP2_CLP2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW31Z4/
DMKW31Z4.h478 #define ADC_CLP2_CLP2_MASK (0xFFU) macro
480 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP2_CLP2_SHIFT)) & ADC_CLP2_CLP2_MASK)
/hal_nxp-2.7.6/mcux/devices/MK64F12/
DMK64F12.h823 #define ADC_CLP2_CLP2_MASK (0xFFU) macro
825 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP2_CLP2_SHIFT)) & ADC_CLP2_CLP2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW40Z4/
DMKW40Z4.h454 #define ADC_CLP2_CLP2_MASK 0xFFu macro
457 …(x) (((uint32_t)(((uint32_t)(x))<<ADC_CLP2_CLP2_SHIFT))&ADC_CLP2_CLP2_MASK)
DMKW40Z4_extension.h1433 #define ADC_RD_CLP2_CLP2(base) ((ADC_CLP2_REG(base) & ADC_CLP2_CLP2_MASK) >> ADC_CLP2_CLP2_SHIFT)
1437 #define ADC_WR_CLP2_CLP2(base, value) (ADC_RMW_CLP2(base, ADC_CLP2_CLP2_MASK, ADC_CLP2_CLP2(value)))
/hal_nxp-2.7.6/mcux/devices/MKW21Z4/
DMKW21Z4.h477 #define ADC_CLP2_CLP2_MASK (0xFFU) macro
479 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP2_CLP2_SHIFT)) & ADC_CLP2_CLP2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW41Z4/
DMKW41Z4.h478 #define ADC_CLP2_CLP2_MASK (0xFFU) macro
480 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP2_CLP2_SHIFT)) & ADC_CLP2_CLP2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW20Z4/
DMKW20Z4.h454 #define ADC_CLP2_CLP2_MASK 0xFFu macro
457 …(x) (((uint32_t)(((uint32_t)(x))<<ADC_CLP2_CLP2_SHIFT))&ADC_CLP2_CLP2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW30Z4/
DMKW30Z4.h454 #define ADC_CLP2_CLP2_MASK 0xFFu macro
457 …(x) (((uint32_t)(((uint32_t)(x))<<ADC_CLP2_CLP2_SHIFT))&ADC_CLP2_CLP2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV56F24/
DMKV56F24.h1017 #define ADC_CLP2_CLP2_MASK (0xFFU) macro
1019 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP2_CLP2_SHIFT)) & ADC_CLP2_CLP2_MASK)
/hal_nxp-2.7.6/mcux/devices/MK80F25615/
DMK80F25615.h827 #define ADC_CLP2_CLP2_MASK (0xFFU) macro
829 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP2_CLP2_SHIFT)) & ADC_CLP2_CLP2_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV58F24/
DMKV58F24.h1017 #define ADC_CLP2_CLP2_MASK (0xFFU) macro
1019 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP2_CLP2_SHIFT)) & ADC_CLP2_CLP2_MASK)
/hal_nxp-2.7.6/mcux/devices/MK82F25615/
DMK82F25615.h821 #define ADC_CLP2_CLP2_MASK (0xFFU) macro
823 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP2_CLP2_SHIFT)) & ADC_CLP2_CLP2_MASK)
/hal_nxp-2.7.6/mcux/devices/MK66F18/
DMK66F18.h781 #define ADC_CLP2_CLP2_MASK (0xFFU) macro
783 … (((uint32_t)(((uint32_t)(x)) << ADC_CLP2_CLP2_SHIFT)) & ADC_CLP2_CLP2_MASK)