Home
last modified time | relevance | path

Searched refs:ADC_CLMS_CLMS_MASK (Results 1 – 17 of 17) sorted by relevance

/hal_nxp-2.7.6/mcux/devices/MKL25Z4/
DMKL25Z4.h540 #define ADC_CLMS_CLMS_MASK (0x3FU) macro
542 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMS_CLMS_SHIFT)) & ADC_CLMS_CLMS_MASK)
/hal_nxp-2.7.6/mcux/devices/MK22F51212/
DMK22F51212.h787 #define ADC_CLMS_CLMS_MASK (0x3FU) macro
789 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMS_CLMS_SHIFT)) & ADC_CLMS_CLMS_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW24D5/
DMKW24D5.h578 #define ADC_CLMS_CLMS_MASK (0x3FU) macro
580 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMS_CLMS_SHIFT)) & ADC_CLMS_CLMS_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW22D5/
DMKW22D5.h578 #define ADC_CLMS_CLMS_MASK (0x3FU) macro
580 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMS_CLMS_SHIFT)) & ADC_CLMS_CLMS_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW31Z4/
DMKW31Z4.h498 #define ADC_CLMS_CLMS_MASK (0x3FU) macro
500 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMS_CLMS_SHIFT)) & ADC_CLMS_CLMS_MASK)
/hal_nxp-2.7.6/mcux/devices/MK64F12/
DMK64F12.h855 #define ADC_CLMS_CLMS_MASK (0x3FU) macro
857 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMS_CLMS_SHIFT)) & ADC_CLMS_CLMS_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW40Z4/
DMKW40Z4.h474 #define ADC_CLMS_CLMS_MASK 0x3Fu macro
477 …(x) (((uint32_t)(((uint32_t)(x))<<ADC_CLMS_CLMS_SHIFT))&ADC_CLMS_CLMS_MASK)
DMKW40Z4_extension.h1617 #define ADC_RD_CLMS_CLMS(base) ((ADC_CLMS_REG(base) & ADC_CLMS_CLMS_MASK) >> ADC_CLMS_CLMS_SHIFT)
1621 #define ADC_WR_CLMS_CLMS(base, value) (ADC_RMW_CLMS(base, ADC_CLMS_CLMS_MASK, ADC_CLMS_CLMS(value)))
/hal_nxp-2.7.6/mcux/devices/MKW21Z4/
DMKW21Z4.h497 #define ADC_CLMS_CLMS_MASK (0x3FU) macro
499 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMS_CLMS_SHIFT)) & ADC_CLMS_CLMS_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW41Z4/
DMKW41Z4.h498 #define ADC_CLMS_CLMS_MASK (0x3FU) macro
500 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMS_CLMS_SHIFT)) & ADC_CLMS_CLMS_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW20Z4/
DMKW20Z4.h474 #define ADC_CLMS_CLMS_MASK 0x3Fu macro
477 …(x) (((uint32_t)(((uint32_t)(x))<<ADC_CLMS_CLMS_SHIFT))&ADC_CLMS_CLMS_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW30Z4/
DMKW30Z4.h474 #define ADC_CLMS_CLMS_MASK 0x3Fu macro
477 …(x) (((uint32_t)(((uint32_t)(x))<<ADC_CLMS_CLMS_SHIFT))&ADC_CLMS_CLMS_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV56F24/
DMKV56F24.h1045 #define ADC_CLMS_CLMS_MASK (0x3FU) macro
1047 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMS_CLMS_SHIFT)) & ADC_CLMS_CLMS_MASK)
/hal_nxp-2.7.6/mcux/devices/MK80F25615/
DMK80F25615.h855 #define ADC_CLMS_CLMS_MASK (0x3FU) macro
857 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMS_CLMS_SHIFT)) & ADC_CLMS_CLMS_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV58F24/
DMKV58F24.h1045 #define ADC_CLMS_CLMS_MASK (0x3FU) macro
1047 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMS_CLMS_SHIFT)) & ADC_CLMS_CLMS_MASK)
/hal_nxp-2.7.6/mcux/devices/MK82F25615/
DMK82F25615.h849 #define ADC_CLMS_CLMS_MASK (0x3FU) macro
851 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMS_CLMS_SHIFT)) & ADC_CLMS_CLMS_MASK)
/hal_nxp-2.7.6/mcux/devices/MK66F18/
DMK66F18.h809 #define ADC_CLMS_CLMS_MASK (0x3FU) macro
811 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMS_CLMS_SHIFT)) & ADC_CLMS_CLMS_MASK)