Home
last modified time | relevance | path

Searched refs:ADC_CLMD_CLMD_MASK (Results 1 – 17 of 17) sorted by relevance

/hal_nxp-2.7.6/mcux/devices/MKL25Z4/
DMKL25Z4.h535 #define ADC_CLMD_CLMD_MASK (0x3FU) macro
537 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMD_CLMD_SHIFT)) & ADC_CLMD_CLMD_MASK)
/hal_nxp-2.7.6/mcux/devices/MK22F51212/
DMK22F51212.h780 #define ADC_CLMD_CLMD_MASK (0x3FU) macro
782 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMD_CLMD_SHIFT)) & ADC_CLMD_CLMD_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW24D5/
DMKW24D5.h573 #define ADC_CLMD_CLMD_MASK (0x3FU) macro
575 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMD_CLMD_SHIFT)) & ADC_CLMD_CLMD_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW22D5/
DMKW22D5.h573 #define ADC_CLMD_CLMD_MASK (0x3FU) macro
575 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMD_CLMD_SHIFT)) & ADC_CLMD_CLMD_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW31Z4/
DMKW31Z4.h493 #define ADC_CLMD_CLMD_MASK (0x3FU) macro
495 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMD_CLMD_SHIFT)) & ADC_CLMD_CLMD_MASK)
/hal_nxp-2.7.6/mcux/devices/MK64F12/
DMK64F12.h847 #define ADC_CLMD_CLMD_MASK (0x3FU) macro
849 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMD_CLMD_SHIFT)) & ADC_CLMD_CLMD_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW40Z4/
DMKW40Z4.h469 #define ADC_CLMD_CLMD_MASK 0x3Fu macro
472 …(x) (((uint32_t)(((uint32_t)(x))<<ADC_CLMD_CLMD_SHIFT))&ADC_CLMD_CLMD_MASK)
DMKW40Z4_extension.h1575 #define ADC_RD_CLMD_CLMD(base) ((ADC_CLMD_REG(base) & ADC_CLMD_CLMD_MASK) >> ADC_CLMD_CLMD_SHIFT)
1579 #define ADC_WR_CLMD_CLMD(base, value) (ADC_RMW_CLMD(base, ADC_CLMD_CLMD_MASK, ADC_CLMD_CLMD(value)))
/hal_nxp-2.7.6/mcux/devices/MKW21Z4/
DMKW21Z4.h492 #define ADC_CLMD_CLMD_MASK (0x3FU) macro
494 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMD_CLMD_SHIFT)) & ADC_CLMD_CLMD_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW41Z4/
DMKW41Z4.h493 #define ADC_CLMD_CLMD_MASK (0x3FU) macro
495 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMD_CLMD_SHIFT)) & ADC_CLMD_CLMD_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW20Z4/
DMKW20Z4.h469 #define ADC_CLMD_CLMD_MASK 0x3Fu macro
472 …(x) (((uint32_t)(((uint32_t)(x))<<ADC_CLMD_CLMD_SHIFT))&ADC_CLMD_CLMD_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW30Z4/
DMKW30Z4.h469 #define ADC_CLMD_CLMD_MASK 0x3Fu macro
472 …(x) (((uint32_t)(((uint32_t)(x))<<ADC_CLMD_CLMD_SHIFT))&ADC_CLMD_CLMD_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV56F24/
DMKV56F24.h1038 #define ADC_CLMD_CLMD_MASK (0x3FU) macro
1040 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMD_CLMD_SHIFT)) & ADC_CLMD_CLMD_MASK)
/hal_nxp-2.7.6/mcux/devices/MK80F25615/
DMK80F25615.h848 #define ADC_CLMD_CLMD_MASK (0x3FU) macro
850 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMD_CLMD_SHIFT)) & ADC_CLMD_CLMD_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV58F24/
DMKV58F24.h1038 #define ADC_CLMD_CLMD_MASK (0x3FU) macro
1040 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMD_CLMD_SHIFT)) & ADC_CLMD_CLMD_MASK)
/hal_nxp-2.7.6/mcux/devices/MK82F25615/
DMK82F25615.h842 #define ADC_CLMD_CLMD_MASK (0x3FU) macro
844 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMD_CLMD_SHIFT)) & ADC_CLMD_CLMD_MASK)
/hal_nxp-2.7.6/mcux/devices/MK66F18/
DMK66F18.h802 #define ADC_CLMD_CLMD_MASK (0x3FU) macro
804 … (((uint32_t)(((uint32_t)(x)) << ADC_CLMD_CLMD_SHIFT)) & ADC_CLMD_CLMD_MASK)