Home
last modified time | relevance | path

Searched refs:ADC_CLM4_CLM4_MASK (Results 1 – 17 of 17) sorted by relevance

/hal_nxp-2.7.6/mcux/devices/MKL25Z4/
DMKL25Z4.h545 #define ADC_CLM4_CLM4_MASK (0x3FFU) macro
547 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM4_CLM4_SHIFT)) & ADC_CLM4_CLM4_MASK)
/hal_nxp-2.7.6/mcux/devices/MK22F51212/
DMK22F51212.h794 #define ADC_CLM4_CLM4_MASK (0x3FFU) macro
796 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM4_CLM4_SHIFT)) & ADC_CLM4_CLM4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW24D5/
DMKW24D5.h583 #define ADC_CLM4_CLM4_MASK (0x3FFU) macro
585 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM4_CLM4_SHIFT)) & ADC_CLM4_CLM4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW22D5/
DMKW22D5.h583 #define ADC_CLM4_CLM4_MASK (0x3FFU) macro
585 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM4_CLM4_SHIFT)) & ADC_CLM4_CLM4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW31Z4/
DMKW31Z4.h503 #define ADC_CLM4_CLM4_MASK (0x3FFU) macro
505 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM4_CLM4_SHIFT)) & ADC_CLM4_CLM4_MASK)
/hal_nxp-2.7.6/mcux/devices/MK64F12/
DMK64F12.h863 #define ADC_CLM4_CLM4_MASK (0x3FFU) macro
865 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM4_CLM4_SHIFT)) & ADC_CLM4_CLM4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW40Z4/
DMKW40Z4.h479 #define ADC_CLM4_CLM4_MASK 0x3FFu macro
482 …(x) (((uint32_t)(((uint32_t)(x))<<ADC_CLM4_CLM4_SHIFT))&ADC_CLM4_CLM4_MASK)
DMKW40Z4_extension.h1659 #define ADC_RD_CLM4_CLM4(base) ((ADC_CLM4_REG(base) & ADC_CLM4_CLM4_MASK) >> ADC_CLM4_CLM4_SHIFT)
1663 #define ADC_WR_CLM4_CLM4(base, value) (ADC_RMW_CLM4(base, ADC_CLM4_CLM4_MASK, ADC_CLM4_CLM4(value)))
/hal_nxp-2.7.6/mcux/devices/MKW21Z4/
DMKW21Z4.h502 #define ADC_CLM4_CLM4_MASK (0x3FFU) macro
504 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM4_CLM4_SHIFT)) & ADC_CLM4_CLM4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW41Z4/
DMKW41Z4.h503 #define ADC_CLM4_CLM4_MASK (0x3FFU) macro
505 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM4_CLM4_SHIFT)) & ADC_CLM4_CLM4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW20Z4/
DMKW20Z4.h479 #define ADC_CLM4_CLM4_MASK 0x3FFu macro
482 …(x) (((uint32_t)(((uint32_t)(x))<<ADC_CLM4_CLM4_SHIFT))&ADC_CLM4_CLM4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW30Z4/
DMKW30Z4.h479 #define ADC_CLM4_CLM4_MASK 0x3FFu macro
482 …(x) (((uint32_t)(((uint32_t)(x))<<ADC_CLM4_CLM4_SHIFT))&ADC_CLM4_CLM4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV56F24/
DMKV56F24.h1052 #define ADC_CLM4_CLM4_MASK (0x3FFU) macro
1054 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM4_CLM4_SHIFT)) & ADC_CLM4_CLM4_MASK)
/hal_nxp-2.7.6/mcux/devices/MK80F25615/
DMK80F25615.h862 #define ADC_CLM4_CLM4_MASK (0x3FFU) macro
864 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM4_CLM4_SHIFT)) & ADC_CLM4_CLM4_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV58F24/
DMKV58F24.h1052 #define ADC_CLM4_CLM4_MASK (0x3FFU) macro
1054 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM4_CLM4_SHIFT)) & ADC_CLM4_CLM4_MASK)
/hal_nxp-2.7.6/mcux/devices/MK82F25615/
DMK82F25615.h856 #define ADC_CLM4_CLM4_MASK (0x3FFU) macro
858 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM4_CLM4_SHIFT)) & ADC_CLM4_CLM4_MASK)
/hal_nxp-2.7.6/mcux/devices/MK66F18/
DMK66F18.h816 #define ADC_CLM4_CLM4_MASK (0x3FFU) macro
818 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM4_CLM4_SHIFT)) & ADC_CLM4_CLM4_MASK)