Searched refs:ADC_CLM0_CLM0_MASK (Results 1 – 17 of 17) sorted by relevance
565 #define ADC_CLM0_CLM0_MASK (0x3FU) macro567 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM0_CLM0_SHIFT)) & ADC_CLM0_CLM0_MASK)
822 #define ADC_CLM0_CLM0_MASK (0x3FU) macro824 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM0_CLM0_SHIFT)) & ADC_CLM0_CLM0_MASK)
603 #define ADC_CLM0_CLM0_MASK (0x3FU) macro605 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM0_CLM0_SHIFT)) & ADC_CLM0_CLM0_MASK)
523 #define ADC_CLM0_CLM0_MASK (0x3FU) macro525 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM0_CLM0_SHIFT)) & ADC_CLM0_CLM0_MASK)
895 #define ADC_CLM0_CLM0_MASK (0x3FU) macro897 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM0_CLM0_SHIFT)) & ADC_CLM0_CLM0_MASK)
499 #define ADC_CLM0_CLM0_MASK 0x3Fu macro502 …(x) (((uint32_t)(((uint32_t)(x))<<ADC_CLM0_CLM0_SHIFT))&ADC_CLM0_CLM0_MASK)
1827 #define ADC_RD_CLM0_CLM0(base) ((ADC_CLM0_REG(base) & ADC_CLM0_CLM0_MASK) >> ADC_CLM0_CLM0_SHIFT)1831 #define ADC_WR_CLM0_CLM0(base, value) (ADC_RMW_CLM0(base, ADC_CLM0_CLM0_MASK, ADC_CLM0_CLM0(value)))
522 #define ADC_CLM0_CLM0_MASK (0x3FU) macro524 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM0_CLM0_SHIFT)) & ADC_CLM0_CLM0_MASK)
1080 #define ADC_CLM0_CLM0_MASK (0x3FU) macro1082 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM0_CLM0_SHIFT)) & ADC_CLM0_CLM0_MASK)
890 #define ADC_CLM0_CLM0_MASK (0x3FU) macro892 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM0_CLM0_SHIFT)) & ADC_CLM0_CLM0_MASK)
884 #define ADC_CLM0_CLM0_MASK (0x3FU) macro886 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM0_CLM0_SHIFT)) & ADC_CLM0_CLM0_MASK)
844 #define ADC_CLM0_CLM0_MASK (0x3FU) macro846 … (((uint32_t)(((uint32_t)(x)) << ADC_CLM0_CLM0_SHIFT)) & ADC_CLM0_CLM0_MASK)