Searched refs:ADC_CFG1_ADLSMP_MASK (Results 1 – 18 of 18) sorted by relevance
79 tmp32 |= ADC_CFG1_ADLSMP_MASK; in ADC16_Init()
402 #define ADC_CFG1_ADLSMP_MASK (0x10U) macro404 … (((uint32_t)(((uint32_t)(x)) << ADC_CFG1_ADLSMP_SHIFT)) & ADC_CFG1_ADLSMP_MASK)
533 #define ADC_CFG1_ADLSMP_MASK (0x10U) macro539 … (((uint32_t)(((uint32_t)(x)) << ADC_CFG1_ADLSMP_SHIFT)) & ADC_CFG1_ADLSMP_MASK)
440 #define ADC_CFG1_ADLSMP_MASK (0x10U) macro442 … (((uint32_t)(((uint32_t)(x)) << ADC_CFG1_ADLSMP_SHIFT)) & ADC_CFG1_ADLSMP_MASK)
360 #define ADC_CFG1_ADLSMP_MASK (0x10U) macro362 … (((uint32_t)(((uint32_t)(x)) << ADC_CFG1_ADLSMP_SHIFT)) & ADC_CFG1_ADLSMP_MASK)
550 #define ADC_CFG1_ADLSMP_MASK (0x10U) macro556 … (((uint32_t)(((uint32_t)(x)) << ADC_CFG1_ADLSMP_SHIFT)) & ADC_CFG1_ADLSMP_MASK)
324 #define ADC_CFG1_ADLSMP_MASK 0x10u macro327 …) (((uint32_t)(((uint32_t)(x))<<ADC_CFG1_ADLSMP_SHIFT))&ADC_CFG1_ADLSMP_MASK)
407 #define ADC_RD_CFG1_ADLSMP(base) ((ADC_CFG1_REG(base) & ADC_CFG1_ADLSMP_MASK) >> ADC_CFG1_ADLSMP_SH…411 #define ADC_WR_CFG1_ADLSMP(base, value) (ADC_RMW_CFG1(base, ADC_CFG1_ADLSMP_MASK, ADC_CFG1_ADLSMP(v…
359 #define ADC_CFG1_ADLSMP_MASK (0x10U) macro361 … (((uint32_t)(((uint32_t)(x)) << ADC_CFG1_ADLSMP_SHIFT)) & ADC_CFG1_ADLSMP_MASK)
791 #define ADC_CFG1_ADLSMP_MASK (0x10U) macro797 … (((uint32_t)(((uint32_t)(x)) << ADC_CFG1_ADLSMP_SHIFT)) & ADC_CFG1_ADLSMP_MASK)
601 #define ADC_CFG1_ADLSMP_MASK (0x10U) macro607 … (((uint32_t)(((uint32_t)(x)) << ADC_CFG1_ADLSMP_SHIFT)) & ADC_CFG1_ADLSMP_MASK)
595 #define ADC_CFG1_ADLSMP_MASK (0x10U) macro601 … (((uint32_t)(((uint32_t)(x)) << ADC_CFG1_ADLSMP_SHIFT)) & ADC_CFG1_ADLSMP_MASK)
555 #define ADC_CFG1_ADLSMP_MASK (0x10U) macro561 … (((uint32_t)(((uint32_t)(x)) << ADC_CFG1_ADLSMP_SHIFT)) & ADC_CFG1_ADLSMP_MASK)