Home
last modified time | relevance | path

Searched refs:VPR_INTPEND_TRIGGERED18_Pos (Results 1 – 9 of 9) sorted by relevance

/hal_nordic-latest/nrfx/mdk/
Dnrf54l09_enga_types.h36511 …#define VPR_INTPEND_TRIGGERED18_Pos (18UL) /*!< Position of TRIGGERED18 field. … macro
36512 …#define VPR_INTPEND_TRIGGERED18_Msk (0x1UL << VPR_INTPEND_TRIGGERED18_Pos) /*!< Bit mask of TRIGGE…
Dnrf54l15_types.h41912 …#define VPR_INTPEND_TRIGGERED18_Pos (18UL) /*!< Position of TRIGGERED18 field. … macro
41913 …#define VPR_INTPEND_TRIGGERED18_Msk (0x1UL << VPR_INTPEND_TRIGGERED18_Pos) /*!< Bit mask of TRIGGE…
Dnrf54l05_types.h41912 …#define VPR_INTPEND_TRIGGERED18_Pos (18UL) /*!< Position of TRIGGERED18 field. … macro
41913 …#define VPR_INTPEND_TRIGGERED18_Msk (0x1UL << VPR_INTPEND_TRIGGERED18_Pos) /*!< Bit mask of TRIGGE…
Dnrf54l10_types.h41912 …#define VPR_INTPEND_TRIGGERED18_Pos (18UL) /*!< Position of TRIGGERED18 field. … macro
41913 …#define VPR_INTPEND_TRIGGERED18_Msk (0x1UL << VPR_INTPEND_TRIGGERED18_Pos) /*!< Bit mask of TRIGGE…
Dnrf54l20_enga_types.h53066 …#define VPR_INTPEND_TRIGGERED18_Pos (18UL) /*!< Position of TRIGGERED18 field. … macro
53067 …#define VPR_INTPEND_TRIGGERED18_Msk (0x1UL << VPR_INTPEND_TRIGGERED18_Pos) /*!< Bit mask of TRIGGE…
Dnrf7120_enga_types.h65381 …#define VPR_INTPEND_TRIGGERED18_Pos (18UL) /*!< Position of TRIGGERED18 field. … macro
65382 …#define VPR_INTPEND_TRIGGERED18_Msk (0x1UL << VPR_INTPEND_TRIGGERED18_Pos) /*!< Bit mask of TRIGGE…
Dnrf9230_engb_types.h99849 …#define VPR_INTPEND_TRIGGERED18_Pos (18UL) /*!< Position of TRIGGERED18 field. … macro
99850 …#define VPR_INTPEND_TRIGGERED18_Msk (0x1UL << VPR_INTPEND_TRIGGERED18_Pos) /*!< Bit mask of TRIGGE…
Dnrf54h20_types.h99967 …#define VPR_INTPEND_TRIGGERED18_Pos (18UL) /*!< Position of TRIGGERED18 field. … macro
99968 …#define VPR_INTPEND_TRIGGERED18_Msk (0x1UL << VPR_INTPEND_TRIGGERED18_Pos) /*!< Bit mask of TRIGGE…
Dnrf9230_enga_types.h99323 …#define VPR_INTPEND_TRIGGERED18_Pos (18UL) /*!< Position of TRIGGERED18 field. … macro
99324 …#define VPR_INTPEND_TRIGGERED18_Msk (0x1UL << VPR_INTPEND_TRIGGERED18_Pos) /*!< Bit mask of TRIGGE…