Home
last modified time | relevance | path

Searched refs:VPRCSR_NORDIC_INTEN_INTEN27_Pos (Results 1 – 9 of 9) sorted by relevance

/hal_nordic-latest/nrfx/mdk/
Dnrf54l09_enga_types.h38645 …#define VPRCSR_NORDIC_INTEN_INTEN27_Pos (27UL) /*!< Position of INTEN27 field. … macro
38646 …#define VPRCSR_NORDIC_INTEN_INTEN27_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN27_Pos) /*!< Bit mask o…
Dnrf54l15_types.h43966 …#define VPRCSR_NORDIC_INTEN_INTEN27_Pos (27UL) /*!< Position of INTEN27 field. … macro
43967 …#define VPRCSR_NORDIC_INTEN_INTEN27_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN27_Pos) /*!< Bit mask o…
Dnrf54l05_types.h43966 …#define VPRCSR_NORDIC_INTEN_INTEN27_Pos (27UL) /*!< Position of INTEN27 field. … macro
43967 …#define VPRCSR_NORDIC_INTEN_INTEN27_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN27_Pos) /*!< Bit mask o…
Dnrf54l10_types.h43966 …#define VPRCSR_NORDIC_INTEN_INTEN27_Pos (27UL) /*!< Position of INTEN27 field. … macro
43967 …#define VPRCSR_NORDIC_INTEN_INTEN27_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN27_Pos) /*!< Bit mask o…
Dnrf54l20_enga_types.h55200 …#define VPRCSR_NORDIC_INTEN_INTEN27_Pos (27UL) /*!< Position of INTEN27 field. … macro
55201 …#define VPRCSR_NORDIC_INTEN_INTEN27_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN27_Pos) /*!< Bit mask o…
Dnrf7120_enga_types.h68059 …#define VPRCSR_NORDIC_INTEN_INTEN27_Pos (27UL) /*!< Position of INTEN27 field. … macro
68060 …#define VPRCSR_NORDIC_INTEN_INTEN27_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN27_Pos) /*!< Bit mask o…
Dnrf9230_engb_types.h102284 …#define VPRCSR_NORDIC_INTEN_INTEN27_Pos (27UL) /*!< Position of INTEN27 field. … macro
102285 …#define VPRCSR_NORDIC_INTEN_INTEN27_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN27_Pos) /*!< Bit mask o…
Dnrf54h20_types.h102402 …#define VPRCSR_NORDIC_INTEN_INTEN27_Pos (27UL) /*!< Position of INTEN27 field. … macro
102403 …#define VPRCSR_NORDIC_INTEN_INTEN27_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN27_Pos) /*!< Bit mask o…
Dnrf9230_enga_types.h101758 …#define VPRCSR_NORDIC_INTEN_INTEN27_Pos (27UL) /*!< Position of INTEN27 field. … macro
101759 …#define VPRCSR_NORDIC_INTEN_INTEN27_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN27_Pos) /*!< Bit mask o…