Home
last modified time | relevance | path

Searched refs:VPRCSR_NORDIC_INTEN_INTEN24_Pos (Results 1 – 9 of 9) sorted by relevance

/hal_nordic-latest/nrfx/mdk/
Dnrf54l09_enga_types.h38621 …#define VPRCSR_NORDIC_INTEN_INTEN24_Pos (24UL) /*!< Position of INTEN24 field. … macro
38622 …#define VPRCSR_NORDIC_INTEN_INTEN24_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN24_Pos) /*!< Bit mask o…
Dnrf54l15_types.h43942 …#define VPRCSR_NORDIC_INTEN_INTEN24_Pos (24UL) /*!< Position of INTEN24 field. … macro
43943 …#define VPRCSR_NORDIC_INTEN_INTEN24_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN24_Pos) /*!< Bit mask o…
Dnrf54l05_types.h43942 …#define VPRCSR_NORDIC_INTEN_INTEN24_Pos (24UL) /*!< Position of INTEN24 field. … macro
43943 …#define VPRCSR_NORDIC_INTEN_INTEN24_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN24_Pos) /*!< Bit mask o…
Dnrf54l10_types.h43942 …#define VPRCSR_NORDIC_INTEN_INTEN24_Pos (24UL) /*!< Position of INTEN24 field. … macro
43943 …#define VPRCSR_NORDIC_INTEN_INTEN24_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN24_Pos) /*!< Bit mask o…
Dnrf54l20_enga_types.h55176 …#define VPRCSR_NORDIC_INTEN_INTEN24_Pos (24UL) /*!< Position of INTEN24 field. … macro
55177 …#define VPRCSR_NORDIC_INTEN_INTEN24_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN24_Pos) /*!< Bit mask o…
Dnrf7120_enga_types.h68035 …#define VPRCSR_NORDIC_INTEN_INTEN24_Pos (24UL) /*!< Position of INTEN24 field. … macro
68036 …#define VPRCSR_NORDIC_INTEN_INTEN24_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN24_Pos) /*!< Bit mask o…
Dnrf9230_engb_types.h102260 …#define VPRCSR_NORDIC_INTEN_INTEN24_Pos (24UL) /*!< Position of INTEN24 field. … macro
102261 …#define VPRCSR_NORDIC_INTEN_INTEN24_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN24_Pos) /*!< Bit mask o…
Dnrf54h20_types.h102378 …#define VPRCSR_NORDIC_INTEN_INTEN24_Pos (24UL) /*!< Position of INTEN24 field. … macro
102379 …#define VPRCSR_NORDIC_INTEN_INTEN24_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN24_Pos) /*!< Bit mask o…
Dnrf9230_enga_types.h101734 …#define VPRCSR_NORDIC_INTEN_INTEN24_Pos (24UL) /*!< Position of INTEN24 field. … macro
101735 …#define VPRCSR_NORDIC_INTEN_INTEN24_Msk (0x1UL << VPRCSR_NORDIC_INTEN_INTEN24_Pos) /*!< Bit mask o…