Home
last modified time | relevance | path

Searched refs:TWIM_INTEN_DMATXREADY_Pos (Results 1 – 9 of 9) sorted by relevance

/hal_nordic-latest/nrfx/mdk/
Dnrf54l09_enga_types.h31011 …#define TWIM_INTEN_DMATXREADY_Pos (27UL) /*!< Position of DMATXREADY field. … macro
31012 …#define TWIM_INTEN_DMATXREADY_Msk (0x1UL << TWIM_INTEN_DMATXREADY_Pos) /*!< Bit mask of DMATXREADY…
Dnrf54l15_types.h36412 …#define TWIM_INTEN_DMATXREADY_Pos (27UL) /*!< Position of DMATXREADY field. … macro
36413 …#define TWIM_INTEN_DMATXREADY_Msk (0x1UL << TWIM_INTEN_DMATXREADY_Pos) /*!< Bit mask of DMATXREADY…
Dnrf54l05_types.h36412 …#define TWIM_INTEN_DMATXREADY_Pos (27UL) /*!< Position of DMATXREADY field. … macro
36413 …#define TWIM_INTEN_DMATXREADY_Msk (0x1UL << TWIM_INTEN_DMATXREADY_Pos) /*!< Bit mask of DMATXREADY…
Dnrf54l10_types.h36412 …#define TWIM_INTEN_DMATXREADY_Pos (27UL) /*!< Position of DMATXREADY field. … macro
36413 …#define TWIM_INTEN_DMATXREADY_Msk (0x1UL << TWIM_INTEN_DMATXREADY_Pos) /*!< Bit mask of DMATXREADY…
Dnrf54l20_enga_types.h37319 …#define TWIM_INTEN_DMATXREADY_Pos (27UL) /*!< Position of DMATXREADY field. … macro
37320 …#define TWIM_INTEN_DMATXREADY_Msk (0x1UL << TWIM_INTEN_DMATXREADY_Pos) /*!< Bit mask of DMATXREADY…
Dnrf7120_enga_types.h48815 …#define TWIM_INTEN_DMATXREADY_Pos (27UL) /*!< Position of DMATXREADY field. … macro
48816 …#define TWIM_INTEN_DMATXREADY_Msk (0x1UL << TWIM_INTEN_DMATXREADY_Pos) /*!< Bit mask of DMATXREADY…
Dnrf9230_engb_types.h77405 …#define TWIM_INTEN_DMATXREADY_Pos (27UL) /*!< Position of DMATXREADY field. … macro
77406 …#define TWIM_INTEN_DMATXREADY_Msk (0x1UL << TWIM_INTEN_DMATXREADY_Pos) /*!< Bit mask of DMATXREADY…
Dnrf54h20_types.h77297 …#define TWIM_INTEN_DMATXREADY_Pos (27UL) /*!< Position of DMATXREADY field. … macro
77298 …#define TWIM_INTEN_DMATXREADY_Msk (0x1UL << TWIM_INTEN_DMATXREADY_Pos) /*!< Bit mask of DMATXREADY…
Dnrf9230_enga_types.h76879 …#define TWIM_INTEN_DMATXREADY_Pos (27UL) /*!< Position of DMATXREADY field. … macro
76880 …#define TWIM_INTEN_DMATXREADY_Msk (0x1UL << TWIM_INTEN_DMATXREADY_Pos) /*!< Bit mask of DMATXREADY…