Home
last modified time | relevance | path

Searched refs:PWM_INTENSET_DMASEQ0READY_Pos (Results 1 – 8 of 8) sorted by relevance

/hal_nordic-latest/nrfx/mdk/
Dnrf54l15_types.h22199 …#define PWM_INTENSET_DMASEQ0READY_Pos (10UL) /*!< Position of DMASEQ0READY field. … macro
22200 …#define PWM_INTENSET_DMASEQ0READY_Msk (0x1UL << PWM_INTENSET_DMASEQ0READY_Pos) /*!< Bit mask of DM…
Dnrf54l05_types.h22199 …#define PWM_INTENSET_DMASEQ0READY_Pos (10UL) /*!< Position of DMASEQ0READY field. … macro
22200 …#define PWM_INTENSET_DMASEQ0READY_Msk (0x1UL << PWM_INTENSET_DMASEQ0READY_Pos) /*!< Bit mask of DM…
Dnrf54l10_types.h22199 …#define PWM_INTENSET_DMASEQ0READY_Pos (10UL) /*!< Position of DMASEQ0READY field. … macro
22200 …#define PWM_INTENSET_DMASEQ0READY_Msk (0x1UL << PWM_INTENSET_DMASEQ0READY_Pos) /*!< Bit mask of DM…
Dnrf54l20_enga_types.h21882 …#define PWM_INTENSET_DMASEQ0READY_Pos (10UL) /*!< Position of DMASEQ0READY field. … macro
21883 …#define PWM_INTENSET_DMASEQ0READY_Msk (0x1UL << PWM_INTENSET_DMASEQ0READY_Pos) /*!< Bit mask of DM…
Dnrf7120_enga_types.h30042 …#define PWM_INTENSET_DMASEQ0READY_Pos (10UL) /*!< Position of DMASEQ0READY field. … macro
30043 …#define PWM_INTENSET_DMASEQ0READY_Msk (0x1UL << PWM_INTENSET_DMASEQ0READY_Pos) /*!< Bit mask of DM…
Dnrf9230_engb_types.h60990 …#define PWM_INTENSET_DMASEQ0READY_Pos (10UL) /*!< Position of DMASEQ0READY field. … macro
60991 …#define PWM_INTENSET_DMASEQ0READY_Msk (0x1UL << PWM_INTENSET_DMASEQ0READY_Pos) /*!< Bit mask of DM…
Dnrf54h20_types.h59250 …#define PWM_INTENSET_DMASEQ0READY_Pos (10UL) /*!< Position of DMASEQ0READY field. … macro
59251 …#define PWM_INTENSET_DMASEQ0READY_Msk (0x1UL << PWM_INTENSET_DMASEQ0READY_Pos) /*!< Bit mask of DM…
Dnrf9230_enga_types.h60464 …#define PWM_INTENSET_DMASEQ0READY_Pos (10UL) /*!< Position of DMASEQ0READY field. … macro
60465 …#define PWM_INTENSET_DMASEQ0READY_Msk (0x1UL << PWM_INTENSET_DMASEQ0READY_Pos) /*!< Bit mask of DM…