Home
last modified time | relevance | path

Searched refs:XMC_GPIO_MODE_OUTPUT_ALT2 (Results 1 – 4 of 4) sorted by relevance

/hal_infineon-latest/XMCLib/drivers/inc/
Dxmc4_gpio_map.h127 #define P0_0_AF_CAN_N0_TXD XMC_GPIO_MODE_OUTPUT_ALT2
131 #define P0_1_AF_U1C1_DOUT0 XMC_GPIO_MODE_OUTPUT_ALT2
134 #define P0_2_AF_U1C1_SELO1 XMC_GPIO_MODE_OUTPUT_ALT2
141 #define P0_5_AF_U1C0_DOUT0 XMC_GPIO_MODE_OUTPUT_ALT2
144 #define P0_6_AF_U1C0_SELO0 XMC_GPIO_MODE_OUTPUT_ALT2
148 #define P0_7_AF_U0C0_SELO0 XMC_GPIO_MODE_OUTPUT_ALT2
151 #define P0_8_AF_U0C0_SCLKOUT XMC_GPIO_MODE_OUTPUT_ALT2
154 #define P0_9_AF_U1C1_SELO0 XMC_GPIO_MODE_OUTPUT_ALT2
157 #define P0_10_AF_U1C1_SCLKOUT XMC_GPIO_MODE_OUTPUT_ALT2
160 #define P0_11_AF_U1C0_SCLKOUT XMC_GPIO_MODE_OUTPUT_ALT2
[all …]
Dxmc1_gpio_map.h123 #define P1_0_AF_CCU40_OUT0 XMC_GPIO_MODE_OUTPUT_ALT2
125 #define P1_1_AF_CCU40_OUT1 XMC_GPIO_MODE_OUTPUT_ALT2
128 #define P1_2_AF_CCU40_OUT2 XMC_GPIO_MODE_OUTPUT_ALT2
130 #define P1_3_AF_CCU40_OUT3 XMC_GPIO_MODE_OUTPUT_ALT2
134 #define P2_0_AF_CCU40_OUT0 XMC_GPIO_MODE_OUTPUT_ALT2
139 #define P2_1_AF_CCU40_OUT1 XMC_GPIO_MODE_OUTPUT_ALT2
144 #define P2_10_AF_CCU40_OUT2 XMC_GPIO_MODE_OUTPUT_ALT2
148 #define P2_11_AF_CCU40_OUT3 XMC_GPIO_MODE_OUTPUT_ALT2
242 #define P1_0_AF_CCU40_OUT0 XMC_GPIO_MODE_OUTPUT_ALT2
244 #define P1_1_AF_CCU40_OUT1 XMC_GPIO_MODE_OUTPUT_ALT2
[all …]
Dxmc1_gpio.h144 XMC_GPIO_MODE_OUTPUT_ALT2 = 0x2UL << PORT_IOCR_PC_Pos, enumerator
155 …XMC_GPIO_MODE_OUTPUT_PUSH_PULL_ALT2 = XMC_GPIO_MODE_OUTPUT_PUSH_PULL | XMC_GPIO_MODE_OUTPUT_ALT2, …
166 …MODE_OUTPUT_OPEN_DRAIN_ALT2 = XMC_GPIO_MODE_OUTPUT_OPEN_DRAIN | XMC_GPIO_MODE_OUTPUT_ALT2, /**< …
Dxmc4_gpio.h218 XMC_GPIO_MODE_OUTPUT_ALT2 = 0x2UL << PORT0_IOCR0_PC0_Pos, enumerator
222 …XMC_GPIO_MODE_OUTPUT_PUSH_PULL_ALT2 = XMC_GPIO_MODE_OUTPUT_PUSH_PULL | XMC_GPIO_MODE_OUTPUT_ALT2, …
226 …MODE_OUTPUT_OPEN_DRAIN_ALT2 = XMC_GPIO_MODE_OUTPUT_OPEN_DRAIN | XMC_GPIO_MODE_OUTPUT_ALT2, /**< …