Home
last modified time | relevance | path

Searched refs:CY_GPIO_VREG_EN_MASK (Results 1 – 3 of 3) sorted by relevance

/hal_infineon-latest/mtb-pdl-cat1/drivers/source/
Dcy_gpio.c187 tempReg2 = tempReg | (((config->vregEn & CY_GPIO_VREG_EN_MASK) in Cy_GPIO_Pin_Init()
2195 …Y_PRA_GET_PORT_REG_INDEX(base, CY_PRA_SUB_INDEX_PORT_CFG_SIO)) & ~(CY_GPIO_VREG_EN_MASK << pinLoc); in Cy_GPIO_SetVregEn()
2199 tempReg = GPIO_PRT_CFG_SIO(base) & ~(CY_GPIO_VREG_EN_MASK << pinLoc); in Cy_GPIO_SetVregEn()
2207 tempReg = GPIO_PRT_CFG_SIO(base) & ~(CY_GPIO_VREG_EN_MASK << pinLoc); in Cy_GPIO_SetVregEn()
2210 tempReg = GPIO_PRT_CFG_SIO(base) & ~(CY_GPIO_VREG_EN_MASK << pinLoc); in Cy_GPIO_SetVregEn()
2212 cfgSio = tempReg | ((value & CY_GPIO_VREG_EN_MASK) << pinLoc); in Cy_GPIO_SetVregEn()
2289 …tempReg >> ((pinNum & CY_GPIO_SIO_ODD_PIN_MASK) << CY_GPIO_CFG_SIO_OFFSET)) & CY_GPIO_VREG_EN_MASK; in Cy_GPIO_GetVregEn()
Dcy_pra.c320 …OUND((uint16_t)(cy_device->gpioPrtCfgSioOffset), 4U)].writeMask = (CY_GPIO_VREG_EN_MASK << pinLoc); in Cy_PRA_InitGpioPort()
/hal_infineon-latest/mtb-pdl-cat1/drivers/include/
Dcy_gpio.h438 #define CY_GPIO_VREG_EN_MASK (0x01UL) /**< Single SIO pin mask for voltage regu… macro