Home
last modified time | relevance | path

Searched refs:CY_GPIO_DRIVE_MODE_OFFSET (Results 1 – 3 of 3) sorted by relevance

/hal_infineon-latest/mtb-pdl-cat1/drivers/source/
Dcy_gpio.c442 …se, CY_PRA_SUB_INDEX_PORT_CFG)) & ~(CY_GPIO_CFG_DM_MASK << (pinNum << CY_GPIO_DRIVE_MODE_OFFSET))); in Cy_GPIO_Pin_FastInit()
444 … tempReg = (GPIO_PRT_CFG(base) & ~(CY_GPIO_CFG_DM_MASK << (pinNum << CY_GPIO_DRIVE_MODE_OFFSET))); in Cy_GPIO_Pin_FastInit()
446 …RT_CFG), (tempReg | ((driveMode & CY_GPIO_CFG_DM_MASK) << (pinNum << CY_GPIO_DRIVE_MODE_OFFSET)))); in Cy_GPIO_Pin_FastInit()
453 … tempReg = (GPIO_PRT_CFG(base) & ~(CY_GPIO_CFG_DM_MASK << (pinNum << CY_GPIO_DRIVE_MODE_OFFSET))); in Cy_GPIO_Pin_FastInit()
454 …CFG(base) = tempReg | ((driveMode & CY_GPIO_CFG_DM_MASK) << (pinNum << CY_GPIO_DRIVE_MODE_OFFSET)); in Cy_GPIO_Pin_FastInit()
465 … tempReg = (GPIO_PRT_CFG(base) & ~(CY_GPIO_CFG_DM_MASK << (pinNum << CY_GPIO_DRIVE_MODE_OFFSET))); in Cy_GPIO_Pin_FastInit()
467 …Cfg3 = (GPIO_PRT_CFG_OUT3(base) & ~(CY_GPIO_CFG_DM_MASK << (pinNum << CY_GPIO_DRIVE_MODE_OFFSET))); in Cy_GPIO_Pin_FastInit()
472 … GPIO_PRT_CFG(base) = tempReg | (GPIO_PRT_CFG_IN_EN0_Msk << (pinNum << CY_GPIO_DRIVE_MODE_OFFSET)); in Cy_GPIO_Pin_FastInit()
473 …riveMode >> CY_GPIO_EXT_DM_SHIFT) & CY_GPIO_CFG_DM_MASK) << (pinNum << CY_GPIO_DRIVE_MODE_OFFSET)); in Cy_GPIO_Pin_FastInit()
479 …CFG(base) = tempReg | ((driveMode & CY_GPIO_CFG_DM_MASK) << (pinNum << CY_GPIO_DRIVE_MODE_OFFSET)); in Cy_GPIO_Pin_FastInit()
[all …]
Dcy_pra.c310 pinLoc = pinNum << CY_GPIO_DRIVE_MODE_OFFSET; in Cy_PRA_InitGpioPort()
/hal_infineon-latest/mtb-pdl-cat1/drivers/include/
Dcy_gpio.h454 #define CY_GPIO_DRIVE_MODE_OFFSET (2UL) /**< Offset for Drive mode */ macro