Searched refs:CY_GPIO_CFG_OUT_DRIVE_SEL_MASK (Results 1 – 3 of 3) sorted by relevance
126 … | (CY_GPIO_CFG_OUT_DRIVE_SEL_MASK << ((uint32_t)(pinNum << 1U) + CY_GPIO_CFG_OUT_DRIVE_OFFSET)); in Cy_GPIO_Pin_Init()142 …| ((config->driveSel & CY_GPIO_CFG_OUT_DRIVE_SEL_MASK) << ((uint32_t)(pinNum << 1U) + CY_GPIO_CFG_… in Cy_GPIO_Pin_Init()2028 …GET_PORT_REG_INDEX(base, CY_PRA_SUB_INDEX_PORT_CFG_OUT)) & ~(CY_GPIO_CFG_OUT_DRIVE_SEL_MASK << pin… in Cy_GPIO_SetDriveSel()2032 tempReg = GPIO_PRT_CFG_OUT(base) & ~(CY_GPIO_CFG_OUT_DRIVE_SEL_MASK << pinLoc); in Cy_GPIO_SetDriveSel()2040 tempReg = GPIO_PRT_CFG_OUT(base) & ~(CY_GPIO_CFG_OUT_DRIVE_SEL_MASK << pinLoc); in Cy_GPIO_SetDriveSel()2043 tempReg = GPIO_PRT_CFG_OUT(base) & ~(CY_GPIO_CFG_OUT_DRIVE_SEL_MASK << pinLoc); in Cy_GPIO_SetDriveSel()2045 cfgOut = tempReg | ((value & CY_GPIO_CFG_OUT_DRIVE_SEL_MASK) << pinLoc); in Cy_GPIO_SetDriveSel()2133 & CY_GPIO_CFG_OUT_DRIVE_SEL_MASK); in Cy_GPIO_GetDriveSel()
316 …uint16_t)(cy_device->gpioPrtCfgOutOffset), 4U)].writeMask = (CY_GPIO_CFG_OUT_DRIVE_SEL_MASK << pin… in Cy_PRA_InitGpioPort()
427 #define CY_GPIO_CFG_OUT_DRIVE_SEL_MASK (0x03UL) /**< Single pin mask for drive strength i… macro