Home
last modified time | relevance | path

Searched refs:CY_GPIO_VREF_SEL_SHIFT (Results 1 – 3 of 3) sorted by relevance

/hal_infineon-3.6.0/mtb-pdl-cat1/drivers/include/
Dcy_gpio.h428 #define CY_GPIO_VREF_SEL_SHIFT (0x03UL) /**< Single SIO pin shift for voltage ref… macro
/hal_infineon-3.6.0/mtb-pdl-cat1/drivers/source/
Dcy_gpio.c190 … | ((config->vrefSel & CY_GPIO_VREF_SEL_MASK) << CY_GPIO_VREF_SEL_SHIFT) in Cy_GPIO_Pin_Init()
2639 … pinLoc = ((pinNum & CY_GPIO_SIO_ODD_PIN_MASK) << CY_GPIO_CFG_SIO_OFFSET) + CY_GPIO_VREF_SEL_SHIFT; in Cy_GPIO_SetVrefSel()
2740 …(pinNum & CY_GPIO_SIO_ODD_PIN_MASK) << CY_GPIO_CFG_SIO_OFFSET) + CY_GPIO_VREF_SEL_SHIFT)) & CY_GPI… in Cy_GPIO_GetVrefSel()
Dcy_pra.c325 … pinLoc = ((pinNum & CY_GPIO_SIO_ODD_PIN_MASK) << CY_GPIO_CFG_SIO_OFFSET) + CY_GPIO_VREF_SEL_SHIFT; in Cy_PRA_InitGpioPort()