/hal_espressif-3.6.0/components/soc/esp32h2/include/soc/ |
D | dport_access.h | 32 #define _DPORT_REG_READ(_r) (*(volatile uint32_t *)(_r)) argument 33 #define _DPORT_REG_WRITE(_r, _v) (*(volatile uint32_t *)(_r)) = (_v) argument 36 #define DPORT_REG_WRITE(_r, _v) _DPORT_REG_WRITE((_r), (_v)) argument 38 #define DPORT_REG_READ(_r) _DPORT_REG_READ(_r) argument 39 #define DPORT_SEQUENCE_REG_READ(_r) _DPORT_REG_READ(_r) argument 42 #define DPORT_REG_GET_BIT(_r, _b) (DPORT_REG_READ(_r) & (_b)) argument 45 #define DPORT_REG_SET_BIT(_r, _b) DPORT_REG_WRITE((_r), (DPORT_REG_READ(_r)|(_b))) argument 48 #define DPORT_REG_CLR_BIT(_r, _b) DPORT_REG_WRITE((_r), (DPORT_REG_READ(_r) & (~(_b)))) argument 51 #define DPORT_REG_SET_BITS(_r, _b, _m) DPORT_REG_WRITE((_r), ((DPORT_REG_READ(_r) & (~(_m))) | ((_b… argument 54 #define DPORT_REG_GET_FIELD(_r, _f) ((DPORT_REG_READ(_r) >> (_f##_S)) & (_f##_V)) argument [all …]
|
D | soc.h | 121 #define REG_WRITE(_r, _v) ({ … argument 122 …(*(volatile uint32_t *)(_r)) = (_v); … 126 #define REG_READ(_r) ({ … argument 127 …(*(volatile uint32_t *)(_r)); … 131 #define REG_GET_BIT(_r, _b) ({ … argument 132 …(*(volatile uint32_t*)(_r) & (_b)); … 136 #define REG_SET_BIT(_r, _b) ({ … argument 137 …(*(volatile uint32_t*)(_r) |= (_b)); … 141 #define REG_CLR_BIT(_r, _b) ({ … argument 142 …(*(volatile uint32_t*)(_r) &= ~(_b)); … [all …]
|
/hal_espressif-3.6.0/components/soc/esp32s2/include/soc/ |
D | dport_access.h | 29 #define _DPORT_REG_READ(_r) (*(volatile uint32_t *)(_r)) argument 30 #define _DPORT_REG_WRITE(_r, _v) (*(volatile uint32_t *)(_r)) = (_v) argument 33 #define DPORT_REG_WRITE(_r, _v) _DPORT_REG_WRITE((_r), (_v)) argument 35 #define DPORT_REG_READ(_r) _DPORT_REG_READ(_r) argument 36 #define DPORT_SEQUENCE_REG_READ(_r) _DPORT_REG_READ(_r) argument 39 #define DPORT_REG_GET_BIT(_r, _b) (DPORT_REG_READ(_r) & (_b)) argument 42 #define DPORT_REG_SET_BIT(_r, _b) DPORT_REG_WRITE((_r), (DPORT_REG_READ(_r)|(_b))) argument 45 #define DPORT_REG_CLR_BIT(_r, _b) DPORT_REG_WRITE((_r), (DPORT_REG_READ(_r) & (~(_b)))) argument 48 #define DPORT_REG_SET_BITS(_r, _b, _m) DPORT_REG_WRITE((_r), ((DPORT_REG_READ(_r) & (~(_m))) | ((_b… argument 51 #define DPORT_REG_GET_FIELD(_r, _f) ((DPORT_REG_READ(_r) >> (_f##_S)) & (_f##_V)) argument [all …]
|
D | soc.h | 122 #define IS_DPORT_REG(_r) (((_r) >= DR_REG_DPORT_BASE) && (_r) <= DR_REG_DPORT_END) argument 125 #define ASSERT_IF_DPORT_REG(_r, OP) TRY_STATIC_ASSERT(!IS_DPORT_REG(_r), (Cannot use OP for DPORT … argument 127 #define ASSERT_IF_DPORT_REG(_r, OP) argument 131 #define REG_WRITE(_r, _v) ({ … argument 132 …ASSERT_IF_DPORT_REG((_r), REG_WRITE); … 133 …(*(volatile uint32_t *)(_r)) = (_v); … 137 #define REG_READ(_r) ({ … argument 138 …ASSERT_IF_DPORT_REG((_r), REG_READ); … 139 …(*(volatile uint32_t *)(_r)); … 143 #define REG_GET_BIT(_r, _b) ({ … argument [all …]
|
/hal_espressif-3.6.0/components/soc/esp32s3/include/soc/ |
D | dport_access.h | 28 #define _DPORT_REG_READ(_r) (*(volatile uint32_t *)(_r)) argument 29 #define _DPORT_REG_WRITE(_r, _v) (*(volatile uint32_t *)(_r)) = (_v) argument 32 #define DPORT_REG_WRITE(_r, _v) _DPORT_REG_WRITE((_r), (_v)) argument 34 #define DPORT_REG_READ(_r) _DPORT_REG_READ(_r) argument 35 #define DPORT_SEQUENCE_REG_READ(_r) _DPORT_REG_READ(_r) argument 38 #define DPORT_REG_GET_BIT(_r, _b) (DPORT_REG_READ(_r) & (_b)) argument 41 #define DPORT_REG_SET_BIT(_r, _b) DPORT_REG_WRITE((_r), (DPORT_REG_READ(_r)|(_b))) argument 44 #define DPORT_REG_CLR_BIT(_r, _b) DPORT_REG_WRITE((_r), (DPORT_REG_READ(_r) & (~(_b)))) argument 47 #define DPORT_REG_SET_BITS(_r, _b, _m) DPORT_REG_WRITE((_r), ((DPORT_REG_READ(_r) & (~(_m))) | ((_b… argument 50 #define DPORT_REG_GET_FIELD(_r, _f) ((DPORT_REG_READ(_r) >> (_f##_S)) & (_f##_V)) argument [all …]
|
D | soc.h | 131 #define REG_WRITE(_r, _v) ({ … argument 132 …(*(volatile uint32_t *)(_r)) = (_v); … 136 #define REG_READ(_r) ({ … argument 137 …(*(volatile uint32_t *)(_r)); … 141 #define REG_GET_BIT(_r, _b) ({ … argument 142 …(*(volatile uint32_t*)(_r) & (_b)); … 146 #define REG_SET_BIT(_r, _b) ({ … argument 147 …(*(volatile uint32_t*)(_r) |= (_b)); … 151 #define REG_CLR_BIT(_r, _b) ({ … argument 152 …(*(volatile uint32_t*)(_r) &= ~(_b)); … [all …]
|
/hal_espressif-3.6.0/components/soc/esp32c3/include/soc/ |
D | dport_access.h | 32 #define _DPORT_REG_READ(_r) (*(volatile uint32_t *)(_r)) argument 33 #define _DPORT_REG_WRITE(_r, _v) (*(volatile uint32_t *)(_r)) = (_v) argument 36 #define DPORT_REG_WRITE(_r, _v) _DPORT_REG_WRITE((_r), (_v)) argument 38 #define DPORT_REG_READ(_r) _DPORT_REG_READ(_r) argument 39 #define DPORT_SEQUENCE_REG_READ(_r) _DPORT_REG_READ(_r) argument 42 #define DPORT_REG_GET_BIT(_r, _b) (DPORT_REG_READ(_r) & (_b)) argument 45 #define DPORT_REG_SET_BIT(_r, _b) DPORT_REG_WRITE((_r), (DPORT_REG_READ(_r)|(_b))) argument 48 #define DPORT_REG_CLR_BIT(_r, _b) DPORT_REG_WRITE((_r), (DPORT_REG_READ(_r) & (~(_b)))) argument 51 #define DPORT_REG_SET_BITS(_r, _b, _m) DPORT_REG_WRITE((_r), ((DPORT_REG_READ(_r) & (~(_m))) | ((_b… argument 54 #define DPORT_REG_GET_FIELD(_r, _f) ((DPORT_REG_READ(_r) >> (_f##_S)) & (_f##_V)) argument [all …]
|
D | soc.h | 98 #define REG_WRITE(_r, _v) ({ … argument 99 …(*(volatile uint32_t *)(_r)) = (_v); … 103 #define REG_READ(_r) ({ … argument 104 …(*(volatile uint32_t *)(_r)); … 108 #define REG_GET_BIT(_r, _b) ({ … argument 109 …(*(volatile uint32_t*)(_r) & (_b)); … 113 #define REG_SET_BIT(_r, _b) ({ … argument 114 …(*(volatile uint32_t*)(_r) |= (_b)); … 118 #define REG_CLR_BIT(_r, _b) ({ … argument 119 …(*(volatile uint32_t*)(_r) &= ~(_b)); … [all …]
|
/hal_espressif-3.6.0/components/soc/esp32/include/soc/ |
D | dport_access.h | 58 #define _DPORT_REG_READ(_r) (*(volatile uint32_t *)(_r)) argument 59 #define _DPORT_REG_WRITE(_r, _v) (*(volatile uint32_t *)(_r)) = (_v) argument 62 #define DPORT_REG_WRITE(_r, _v) _DPORT_REG_WRITE((_r), (_v)) argument 117 #define DPORT_REG_GET_BIT(_r, _b) (DPORT_REG_READ(_r) & (_b)) argument 120 #define DPORT_REG_SET_BIT(_r, _b) DPORT_REG_WRITE((_r), (DPORT_REG_READ(_r)|(_b))) argument 123 #define DPORT_REG_CLR_BIT(_r, _b) DPORT_REG_WRITE((_r), (DPORT_REG_READ(_r) & (~(_b)))) argument 126 #define DPORT_REG_SET_BITS(_r, _b, _m) DPORT_REG_WRITE((_r), ((DPORT_REG_READ(_r) & (~(_m))) | ((_b… argument 129 #define DPORT_REG_GET_FIELD(_r, _f) ((DPORT_REG_READ(_r) >> (_f##_S)) & (_f##_V)) argument 132 #define DPORT_REG_SET_FIELD(_r, _f, _v) DPORT_REG_WRITE((_r), ((DPORT_REG_READ(_r) & (~((_f##_V) <<… argument 135 #define DPORT_VALUE_GET_FIELD(_r, _f) (((_r) >> (_f##_S)) & (_f)) argument [all …]
|
D | soc.h | 93 #define IS_DPORT_REG(_r) (((_r) >= DR_REG_DPORT_BASE) && (_r) <= DR_REG_DPORT_END) argument 96 #define ASSERT_IF_DPORT_REG(_r, OP) TRY_STATIC_ASSERT(!IS_DPORT_REG(_r), (Cannot use OP for DPORT … argument 98 #define ASSERT_IF_DPORT_REG(_r, OP) argument 102 #define REG_WRITE(_r, _v) ({ … argument 103 …ASSERT_IF_DPORT_REG((_r), REG_WRITE); … 104 …(*(volatile uint32_t *)(_r)) = (_v); … 108 #define REG_READ(_r) ({ … argument 109 …ASSERT_IF_DPORT_REG((_r), REG_READ); … 110 …(*(volatile uint32_t *)(_r)); … 114 #define REG_GET_BIT(_r, _b) ({ … argument [all …]
|
/hal_espressif-3.6.0/components/ulp/ulp_riscv/include/ulp_riscv/ |
D | ulp_riscv_register_ops.h | 46 #define REG_WRITE(_r, _v) ({ … argument 47 …(*(volatile uint32_t *)RISCV_REG_CONV(_r)) = (_v); … 51 #define REG_READ(_r) ({ … argument 52 …(*(volatile uint32_t *)RISCV_REG_CONV(_r)); … 56 #define REG_GET_BIT(_r, _b) ({ … argument 57 …(*(volatile uint32_t*)RISCV_REG_CONV(_r) & (_b)); … 61 #define REG_SET_BIT(_r, _b) ({ … argument 62 …(*(volatile uint32_t*)RISCV_REG_CONV(_r) |= (_b)); … 66 #define REG_CLR_BIT(_r, _b) ({ … argument 67 …(*(volatile uint32_t*)RISCV_REG_CONV(_r) &= ~(_b)); … [all …]
|
/hal_espressif-3.6.0/components/riscv/include/riscv/ |
D | csr.h | 133 #define RV_SET_CSR_FIELD(_r, _f, _v) ({ (RV_WRITE_CSR((_r),((RV_READ_CSR(_r) & ~((_f##_V) << (_f##_… argument 134 #define RV_CLEAR_CSR_FIELD(_r, _f) ({ (RV_WRITE_CSR((_r),(RV_READ_CSR(_r) & ~((_f##_V) << (_f##_S))… argument
|
/hal_espressif-3.6.0/tools/unit-test-app/ |
D | unit_test.py | 109 for _r in reset_list: 110 _data = _r.strip(' ')
|