Home
last modified time | relevance | path

Searched refs:MUX_PB15E_TC5_WO1 (Results 1 – 25 of 41) sorted by relevance

12

/hal_atmel-latest/asf/sam0/include/samr21/pio/
Dsamr21e16a.h625 #define MUX_PB15E_TC5_WO1 _L_(4) macro
626 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsamr21e17a.h625 #define MUX_PB15E_TC5_WO1 _L_(4) macro
626 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsamr21e18a.h625 #define MUX_PB15E_TC5_WO1 _L_(4) macro
626 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsamr21e19a.h747 #define MUX_PB15E_TC5_WO1 _L_(4) macro
748 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsamr21g16a.h833 #define MUX_PB15E_TC5_WO1 _L_(4) macro
834 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsamr21g17a.h833 #define MUX_PB15E_TC5_WO1 _L_(4) macro
834 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsamr21g18a.h833 #define MUX_PB15E_TC5_WO1 _L_(4) macro
834 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
/hal_atmel-latest/asf/sam0/include/samd20/pio/
Dsamd20j14.h883 #define MUX_PB15E_TC5_WO1 _L_(4) macro
884 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsamd20j15.h883 #define MUX_PB15E_TC5_WO1 _L_(4) macro
884 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsamd20j16.h883 #define MUX_PB15E_TC5_WO1 _L_(4) macro
884 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsamd20j17.h883 #define MUX_PB15E_TC5_WO1 _L_(4) macro
884 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsamd20j18.h883 #define MUX_PB15E_TC5_WO1 _L_(4) macro
884 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
/hal_atmel-latest/asf/sam0/include/samd21/pio/
Dsamd21j15a.h999 #define MUX_PB15E_TC5_WO1 _L_(4) macro
1000 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsamd21j18a.h999 #define MUX_PB15E_TC5_WO1 _L_(4) macro
1000 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsamd21j16a.h999 #define MUX_PB15E_TC5_WO1 _L_(4) macro
1000 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsamd21j17a.h999 #define MUX_PB15E_TC5_WO1 _L_(4) macro
1000 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
/hal_atmel-latest/asf/sam0/include/samc20n/pio/
Dsamc20n17a.h1761 #define MUX_PB15E_TC5_WO1 _L_(4) macro
1762 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsamc20n18a.h1761 #define MUX_PB15E_TC5_WO1 _L_(4) macro
1762 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
/hal_atmel-latest/asf/sam0/include/samd51/pio/
Dsamd51j18a.h993 #define MUX_PB15E_TC5_WO1 _L_(4) macro
994 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsamd51j19a.h993 #define MUX_PB15E_TC5_WO1 _L_(4) macro
994 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsamd51j20a.h993 #define MUX_PB15E_TC5_WO1 _L_(4) macro
994 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
/hal_atmel-latest/asf/sam0/include/same51/pio/
Dsame51j19a.h1027 #define MUX_PB15E_TC5_WO1 _L_(4) macro
1028 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsame51j20a.h1027 #define MUX_PB15E_TC5_WO1 _L_(4) macro
1028 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
Dsame51j18a.h1027 #define MUX_PB15E_TC5_WO1 _L_(4) macro
1028 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)
/hal_atmel-latest/asf/sam0/include/samc21n/pio/
Dsamc21n17a.h1882 #define MUX_PB15E_TC5_WO1 _L_(4) macro
1883 #define PINMUX_PB15E_TC5_WO1 ((PIN_PB15E_TC5_WO1 << 16) | MUX_PB15E_TC5_WO1)

12