Home
last modified time | relevance | path

Searched refs:MUX_PB11E_TC5_WO1 (Results 1 – 25 of 33) sorted by relevance

12

/hal_atmel-latest/asf/sam0/include/samd21/pio/
Dsamd21g15a.h789 #define MUX_PB11E_TC5_WO1 _L_(4) macro
790 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsamd21g16a.h789 #define MUX_PB11E_TC5_WO1 _L_(4) macro
790 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsamd21g17a.h789 #define MUX_PB11E_TC5_WO1 _L_(4) macro
790 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsamd21g18a.h789 #define MUX_PB11E_TC5_WO1 _L_(4) macro
790 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsamd21j15a.h995 #define MUX_PB11E_TC5_WO1 _L_(4) macro
996 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsamd21j18a.h995 #define MUX_PB11E_TC5_WO1 _L_(4) macro
996 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsamd21j16a.h995 #define MUX_PB11E_TC5_WO1 _L_(4) macro
996 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsamd21j17a.h995 #define MUX_PB11E_TC5_WO1 _L_(4) macro
996 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
/hal_atmel-latest/asf/sam0/include/samc20n/pio/
Dsamc20n17a.h1757 #define MUX_PB11E_TC5_WO1 _L_(4) macro
1758 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsamc20n18a.h1757 #define MUX_PB11E_TC5_WO1 _L_(4) macro
1758 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
/hal_atmel-latest/asf/sam0/include/samd51/pio/
Dsamd51j18a.h989 #define MUX_PB11E_TC5_WO1 _L_(4) macro
990 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsamd51j19a.h989 #define MUX_PB11E_TC5_WO1 _L_(4) macro
990 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsamd51j20a.h989 #define MUX_PB11E_TC5_WO1 _L_(4) macro
990 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsamd51n19a.h1391 #define MUX_PB11E_TC5_WO1 _L_(4) macro
1392 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsamd51n20a.h1391 #define MUX_PB11E_TC5_WO1 _L_(4) macro
1392 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
/hal_atmel-latest/asf/sam0/include/same51/pio/
Dsame51j19a.h1023 #define MUX_PB11E_TC5_WO1 _L_(4) macro
1024 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsame51j20a.h1023 #define MUX_PB11E_TC5_WO1 _L_(4) macro
1024 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsame51j18a.h1023 #define MUX_PB11E_TC5_WO1 _L_(4) macro
1024 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsame51n19a.h1425 #define MUX_PB11E_TC5_WO1 _L_(4) macro
1426 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsame51n20a.h1425 #define MUX_PB11E_TC5_WO1 _L_(4) macro
1426 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
/hal_atmel-latest/asf/sam0/include/samc21n/pio/
Dsamc21n17a.h1878 #define MUX_PB11E_TC5_WO1 _L_(4) macro
1879 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsamc21n18a.h1878 #define MUX_PB11E_TC5_WO1 _L_(4) macro
1879 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
/hal_atmel-latest/asf/sam0/include/same53/pio/
Dsame53j18a.h1042 #define MUX_PB11E_TC5_WO1 _L_(4) macro
1043 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsame53j19a.h1042 #define MUX_PB11E_TC5_WO1 _L_(4) macro
1043 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)
Dsame53j20a.h1042 #define MUX_PB11E_TC5_WO1 _L_(4) macro
1043 #define PINMUX_PB11E_TC5_WO1 ((PIN_PB11E_TC5_WO1 << 16) | MUX_PB11E_TC5_WO1)

12