Home
last modified time | relevance | path

Searched refs:MUX_PB05B_ADC1_AIN7 (Results 1 – 25 of 27) sorted by relevance

12

/hal_atmel-latest/asf/sam0/include/samc21/pio/
Dsamc21j15a.h1214 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
1215 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsamc21j17a.h1214 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
1215 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsamc21j18a.h1214 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
1215 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsamc21j16a.h1214 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
1215 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
/hal_atmel-latest/asf/sam0/include/samd51/pio/
Dsamd51j18a.h1678 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
1679 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsamd51j19a.h1678 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
1679 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsamd51j20a.h1678 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
1679 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsamd51n19a.h2312 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
2313 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsamd51n20a.h2312 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
2313 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsamd51p19a.h2594 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
2595 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsamd51p20a.h2594 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
2595 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
/hal_atmel-latest/asf/sam0/include/same51/pio/
Dsame51j19a.h1712 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
1713 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsame51j20a.h1712 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
1713 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsame51j18a.h1712 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
1713 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsame51n19a.h2346 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
2347 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsame51n20a.h2346 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
2347 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
/hal_atmel-latest/asf/sam0/include/samc21n/pio/
Dsamc21n17a.h1471 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
1472 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsamc21n18a.h1471 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
1472 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
/hal_atmel-latest/asf/sam0/include/same53/pio/
Dsame53j18a.h1731 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
1732 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsame53j19a.h1731 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
1732 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsame53j20a.h1731 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
1732 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsame53n19a.h2401 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
2402 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsame53n20a.h2401 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
2402 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
/hal_atmel-latest/asf/sam0/include/same54/pio/
Dsame54n19a.h2435 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
2436 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)
Dsame54n20a.h2435 #define MUX_PB05B_ADC1_AIN7 _L_(1) macro
2436 #define PINMUX_PB05B_ADC1_AIN7 ((PIN_PB05B_ADC1_AIN7 << 16) | MUX_PB05B_ADC1_AIN7)

12