Home
last modified time | relevance | path

Searched refs:MUX_PB03E_TC2_WO1 (Results 1 – 25 of 31) sorted by relevance

12

/hal_atmel-latest/asf/sam0/include/samr34/pio/
Dsamr34j16b.h745 #define MUX_PB03E_TC2_WO1 _L_(4) macro
746 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamr34j17b.h745 #define MUX_PB03E_TC2_WO1 _L_(4) macro
746 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamr34j18b.h745 #define MUX_PB03E_TC2_WO1 _L_(4) macro
746 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
/hal_atmel-latest/asf/sam0/include/samc20/pio/
Dsamc20g15a.h760 #define MUX_PB03E_TC2_WO1 _L_(4) macro
761 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamc20g16a.h760 #define MUX_PB03E_TC2_WO1 _L_(4) macro
761 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamc20g17a.h760 #define MUX_PB03E_TC2_WO1 _L_(4) macro
761 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamc20g18a.h760 #define MUX_PB03E_TC2_WO1 _L_(4) macro
761 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamc20j17au.h842 #define MUX_PB03E_TC2_WO1 _L_(4) macro
843 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamc20j18au.h842 #define MUX_PB03E_TC2_WO1 _L_(4) macro
843 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamc20j15a.h934 #define MUX_PB03E_TC2_WO1 _L_(4) macro
935 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamc20j16a.h934 #define MUX_PB03E_TC2_WO1 _L_(4) macro
935 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamc20j18a.h934 #define MUX_PB03E_TC2_WO1 _L_(4) macro
935 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamc20j17a.h934 #define MUX_PB03E_TC2_WO1 _L_(4) macro
935 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
/hal_atmel-latest/asf/sam0/include/samr35/pio/
Dsamr35j16b.h732 #define MUX_PB03E_TC2_WO1 _L_(4) macro
733 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamr35j17b.h732 #define MUX_PB03E_TC2_WO1 _L_(4) macro
733 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamr35j18b.h732 #define MUX_PB03E_TC2_WO1 _L_(4) macro
733 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
/hal_atmel-latest/asf/sam0/include/samc21/pio/
Dsamc21g15a.h860 #define MUX_PB03E_TC2_WO1 _L_(4) macro
861 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamc21g17a.h860 #define MUX_PB03E_TC2_WO1 _L_(4) macro
861 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamc21g18a.h860 #define MUX_PB03E_TC2_WO1 _L_(4) macro
861 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamc21g16a.h860 #define MUX_PB03E_TC2_WO1 _L_(4) macro
861 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamc21j17au.h974 #define MUX_PB03E_TC2_WO1 _L_(4) macro
975 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsamc21j18au.h974 #define MUX_PB03E_TC2_WO1 _L_(4) macro
975 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
/hal_atmel-latest/asf/sam0/include/saml21/pio/
Dsaml21j16b.h970 #define MUX_PB03E_TC2_WO1 _L_(4) macro
971 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsaml21j17b.h970 #define MUX_PB03E_TC2_WO1 _L_(4) macro
971 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)
Dsaml21j17bu.h970 #define MUX_PB03E_TC2_WO1 _L_(4) macro
971 #define PINMUX_PB03E_TC2_WO1 ((PIN_PB03E_TC2_WO1 << 16) | MUX_PB03E_TC2_WO1)

12