Home
last modified time | relevance | path

Searched refs:MUX_PB01N_CCL_IN2 (Results 1 – 21 of 21) sorted by relevance

/hal_atmel-latest/asf/sam0/include/samd51/pio/
Dsamd51j18a.h1105 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1106 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
Dsamd51j19a.h1105 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1106 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
Dsamd51j20a.h1105 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1106 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
Dsamd51n19a.h1547 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1548 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
Dsamd51n20a.h1547 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1548 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
Dsamd51p19a.h1777 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1778 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
Dsamd51p20a.h1777 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1778 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
/hal_atmel-latest/asf/sam0/include/same51/pio/
Dsame51j19a.h1139 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1140 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
Dsame51j20a.h1139 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1140 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
Dsame51j18a.h1139 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1140 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
Dsame51n19a.h1581 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1582 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
Dsame51n20a.h1581 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1582 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
/hal_atmel-latest/asf/sam0/include/same53/pio/
Dsame53j18a.h1158 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1159 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
Dsame53j19a.h1158 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1159 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
Dsame53j20a.h1158 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1159 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
Dsame53n19a.h1636 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1637 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
Dsame53n20a.h1636 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1637 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
/hal_atmel-latest/asf/sam0/include/same54/pio/
Dsame54n19a.h1670 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1671 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
Dsame54n20a.h1670 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1671 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
Dsame54p20a.h1908 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1909 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)
Dsame54p19a.h1908 #define MUX_PB01N_CCL_IN2 _L_(13) macro
1909 #define PINMUX_PB01N_CCL_IN2 ((PIN_PB01N_CCL_IN2 << 16) | MUX_PB01N_CCL_IN2)