Home
last modified time | relevance | path

Searched refs:MUX_PA21H_GCLK_IO5 (Results 1 – 25 of 54) sorted by relevance

123

/hal_atmel-latest/asf/sam0/include/samd20/pio/
Dsamd20g18u.h145 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
146 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamd20g17u.h145 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
146 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamd20g14.h163 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
164 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamd20g15.h163 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
164 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamd20g16.h163 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
164 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamd20g17.h163 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
164 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamd20g18.h163 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
164 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamd20j14.h207 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
208 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamd20j15.h207 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
208 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamd20j16.h207 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
208 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamd20j17.h207 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
208 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamd20j18.h207 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
208 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
/hal_atmel-latest/asf/sam0/include/samd21/pio/
Dsamd21g17au.h144 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
145 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamd21g18au.h144 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
145 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamd21g15a.h162 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
163 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamd21g16a.h162 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
163 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamd21g17a.h162 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
163 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamd21g18a.h162 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
163 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
/hal_atmel-latest/asf/sam0/include/samc20/pio/
Dsamc20g16a.h228 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
229 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamc20g17a.h228 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
229 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamc20g18a.h228 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
229 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamc20g15a.h228 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
229 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamc20j17au.h248 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
249 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
Dsamc20j18au.h248 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
249 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)
/hal_atmel-latest/asf/sam0/include/saml21/pio/
Dsaml21g16b.h199 #define MUX_PA21H_GCLK_IO5 _L_(7) macro
200 #define PINMUX_PA21H_GCLK_IO5 ((PIN_PA21H_GCLK_IO5 << 16) | MUX_PA21H_GCLK_IO5)

123