Home
last modified time | relevance | path

Searched refs:MUX_PA16H_GCLK_IO2 (Results 1 – 25 of 88) sorted by relevance

1234

/hal_atmel-latest/asf/sam0/include/samd20/pio/
Dsamd20e14.h107 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
108 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamd20e15.h107 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
108 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamd20e16.h107 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
108 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamd20e17.h107 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
108 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamd20e18.h107 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
108 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamd20g18u.h125 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
126 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamd20g17u.h125 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
126 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamd20g14.h139 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
140 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamd20g15.h139 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
140 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamd20g16.h139 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
140 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamd20g18.h139 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
140 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
/hal_atmel-latest/asf/sam0/include/samd21/pio/
Dsamd21e15a.h106 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
107 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamd21e16a.h106 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
107 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamd21e17a.h106 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
107 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamd21e18a.h106 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
107 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
/hal_atmel-latest/asf/sam0/include/samc20/pio/
Dsamc20e15a.h164 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
165 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamc20e16a.h164 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
165 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamc20e17a.h164 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
165 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamc20e18a.h164 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
165 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
/hal_atmel-latest/asf/sam0/include/samr21/pio/
Dsamr21e16a.h132 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
133 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamr21e17a.h132 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
133 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamr21e18a.h132 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
133 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
/hal_atmel-latest/asf/sam0/include/samc21/pio/
Dsamc21e15a.h164 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
165 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamc21e16a.h164 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
165 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
Dsamc21e17a.h164 #define MUX_PA16H_GCLK_IO2 _L_(7) macro
165 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)

1234