Home
last modified time | relevance | path

Searched refs:MUX_PA11H_GCLK_IO5 (Results 1 – 25 of 88) sorted by relevance

1234

/hal_atmel-latest/asf/sam0/include/samd20/pio/
Dsamd20e14.h119 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
120 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamd20e15.h119 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
120 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamd20e16.h119 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
120 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamd20e17.h119 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
120 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamd20e18.h119 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
120 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamd20g18u.h141 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
142 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamd20g17u.h141 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
142 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamd20g14.h159 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
160 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamd20g15.h159 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
160 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamd20g16.h159 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
160 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamd20g18.h159 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
160 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
/hal_atmel-latest/asf/sam0/include/samd21/pio/
Dsamd21e15a.h118 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
119 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamd21e16a.h118 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
119 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamd21e17a.h118 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
119 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamd21e18a.h118 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
119 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
/hal_atmel-latest/asf/sam0/include/samc20/pio/
Dsamc20e15a.h176 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
177 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamc20e16a.h176 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
177 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamc20e17a.h176 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
177 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamc20e18a.h176 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
177 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
/hal_atmel-latest/asf/sam0/include/samr21/pio/
Dsamr21e16a.h152 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
153 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamr21e17a.h152 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
153 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamr21e18a.h152 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
153 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
/hal_atmel-latest/asf/sam0/include/samc21/pio/
Dsamc21e15a.h176 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
177 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamc21e16a.h176 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
177 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)
Dsamc21e17a.h176 #define MUX_PA11H_GCLK_IO5 _L_(7) macro
177 #define PINMUX_PA11H_GCLK_IO5 ((PIN_PA11H_GCLK_IO5 << 16) | MUX_PA11H_GCLK_IO5)

1234