Home
last modified time | relevance | path

Searched refs:MUX_PA05B_ADC_AIN5 (Results 1 – 25 of 52) sorted by relevance

123

/hal_atmel-latest/asf/sam0/include/samd20/pio/
Dsamd20e14.h492 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
493 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd20e16.h492 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
493 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd20e17.h492 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
493 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd20e18.h492 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
493 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd20e15.h492 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
493 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd20g18u.h661 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
662 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd20g17u.h661 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
662 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd20g14.h722 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
723 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd20g15.h722 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
723 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd20g16.h722 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
723 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd20g17.h722 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
723 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd20g18.h722 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
723 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
/hal_atmel-latest/asf/sam0/include/samd21/pio/
Dsamd21e15a.h560 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
561 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd21e16a.h560 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
561 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd21e17a.h560 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
561 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd21e18a.h560 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
561 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd21g17au.h763 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
764 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd21g18au.h763 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
764 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd21g15a.h814 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
815 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd21g16a.h814 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
815 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsamd21g17a.h814 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
815 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
/hal_atmel-latest/asf/sam0/include/saml21/pio/
Dsaml21e15b.h622 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
623 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsaml21e16b.h622 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
623 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsaml21e17b.h622 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
623 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)
Dsaml21e18b.h622 #define MUX_PA05B_ADC_AIN5 _L_(1) macro
623 #define PINMUX_PA05B_ADC_AIN5 ((PIN_PA05B_ADC_AIN5 << 16) | MUX_PA05B_ADC_AIN5)

123