Home
last modified time | relevance | path

Searched refs:MUX_PA04E_TCC0_WO0 (Results 1 – 25 of 63) sorted by relevance

123

/hal_atmel-latest/asf/sam0/include/samd21/pio/
Dsamd21e15a.h398 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
399 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsamd21e16a.h398 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
399 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsamd21e17a.h398 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
399 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsamd21e18a.h398 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
399 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsamd21g17au.h543 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
544 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsamd21g18au.h543 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
544 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsamd21g15a.h596 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
597 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsamd21g16a.h596 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
597 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsamd21g17a.h596 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
597 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsamd21g18a.h596 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
597 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
/hal_atmel-latest/asf/sam0/include/samc20/pio/
Dsamc20e15a.h443 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
444 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsamc20e16a.h443 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
444 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsamc20e17a.h443 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
444 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsamc20e18a.h443 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
444 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
/hal_atmel-latest/asf/sam0/include/samc21/pio/
Dsamc21e15a.h452 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
453 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsamc21e16a.h452 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
453 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsamc21e18a.h452 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
453 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsamc21e17a.h452 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
453 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
/hal_atmel-latest/asf/sam0/include/saml21/pio/
Dsaml21e15b.h430 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
431 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsaml21e16b.h430 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
431 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsaml21e17b.h430 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
431 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsaml21e18b.h430 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
431 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
/hal_atmel-latest/asf/sam0/include/samr21/pio/
Dsamr21g16a.h660 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
661 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsamr21g17a.h660 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
661 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)
Dsamr21g18a.h660 #define MUX_PA04E_TCC0_WO0 _L_(4) macro
661 #define PINMUX_PA04E_TCC0_WO0 ((PIN_PA04E_TCC0_WO0 << 16) | MUX_PA04E_TCC0_WO0)

123