Home
last modified time | relevance | path

Searched refs:MUX_PA05E_TCC0_WO1 (Results 1 – 25 of 63) sorted by relevance

123

/hal_atmel-3.5.0-3.4.0/asf/sam0/include/samd21/pio/
Dsamd21e18a.h406 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
407 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsamd21e15a.h406 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
407 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsamd21e16a.h406 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
407 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsamd21e17a.h406 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
407 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsamd21g17au.h551 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
552 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsamd21g18au.h551 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
552 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsamd21g18a.h604 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
605 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsamd21g15a.h604 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
605 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsamd21g16a.h604 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
605 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsamd21g17a.h604 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
605 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
/hal_atmel-3.5.0-3.4.0/asf/sam0/include/samc20/pio/
Dsamc20e15a.h451 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
452 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsamc20e16a.h451 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
452 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsamc20e17a.h451 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
452 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsamc20e18a.h451 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
452 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
/hal_atmel-3.5.0-3.4.0/asf/sam0/include/saml21/pio/
Dsaml21e15b.h438 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
439 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsaml21e16b.h438 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
439 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsaml21e17b.h438 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
439 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsaml21e18b.h438 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
439 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
/hal_atmel-3.5.0-3.4.0/asf/sam0/include/samc21/pio/
Dsamc21e15a.h460 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
461 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsamc21e16a.h460 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
461 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsamc21e17a.h460 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
461 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsamc21e18a.h460 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
461 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
/hal_atmel-3.5.0-3.4.0/asf/sam0/include/samr21/pio/
Dsamr21g16a.h676 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
677 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsamr21g17a.h676 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
677 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)
Dsamr21g18a.h676 #define MUX_PA05E_TCC0_WO1 _L_(4) macro
677 #define PINMUX_PA05E_TCC0_WO1 ((PIN_PA05E_TCC0_WO1 << 16) | MUX_PA05E_TCC0_WO1)

123