Home
last modified time | relevance | path

Searched refs:SIFIVE_PINMUX_IOF0 (Results 1 – 4 of 4) sorted by relevance

/Zephyr-latest/boards/sparkfun/red_v_things_plus/
Dsparkfun_red_v_things_plus-pinctrl.dtsi12 pinmux = <16 SIFIVE_PINMUX_IOF0>;
15 pinmux = <17 SIFIVE_PINMUX_IOF0>;
20 pinmux = <2 SIFIVE_PINMUX_IOF0>;
23 pinmux = <3 SIFIVE_PINMUX_IOF0>;
26 pinmux = <4 SIFIVE_PINMUX_IOF0>;
29 pinmux = <5 SIFIVE_PINMUX_IOF0>;
32 pinmux = <9 SIFIVE_PINMUX_IOF0>;
35 pinmux = <10 SIFIVE_PINMUX_IOF0>;
82 pinmux = <12 SIFIVE_PINMUX_IOF0>;
85 pinmux = <13 SIFIVE_PINMUX_IOF0>;
/Zephyr-latest/boards/sifive/hifive1/
Dhifive1-pinctrl.dtsi12 pinmux = <16 SIFIVE_PINMUX_IOF0>;
15 pinmux = <17 SIFIVE_PINMUX_IOF0>;
20 pinmux = <2 SIFIVE_PINMUX_IOF0>;
23 pinmux = <3 SIFIVE_PINMUX_IOF0>;
26 pinmux = <4 SIFIVE_PINMUX_IOF0>;
29 pinmux = <5 SIFIVE_PINMUX_IOF0>;
32 pinmux = <9 SIFIVE_PINMUX_IOF0>;
35 pinmux = <10 SIFIVE_PINMUX_IOF0>;
82 pinmux = <12 SIFIVE_PINMUX_IOF0>;
85 pinmux = <13 SIFIVE_PINMUX_IOF0>;
/Zephyr-latest/boards/qemu/riscv32_xip/
Dqemu_riscv32_xip-pinctrl.dtsi12 pinmux = <16 SIFIVE_PINMUX_IOF0>;
15 pinmux = <17 SIFIVE_PINMUX_IOF0>;
/Zephyr-latest/include/zephyr/dt-bindings/pinctrl/
Dsifive-pinctrl.h10 #define SIFIVE_PINMUX_IOF0 0x00 macro