/Zephyr-Core-3.5.0/drivers/pcie/host/ |
D | pcie.c | 37 data = pcie_conf_read(bdf, PCIE_CONF_ID); in pcie_probe() 54 cmdstat = pcie_conf_read(bdf, PCIE_CONF_CMDSTAT); in pcie_set_cmd() 70 data = pcie_conf_read(bdf, PCIE_CONF_CMDSTAT); in pcie_get_cap() 72 data = pcie_conf_read(bdf, PCIE_CONF_CAPPTR); in pcie_get_cap() 77 data = pcie_conf_read(bdf, reg); in pcie_get_cap() 95 data = pcie_conf_read(bdf, reg); in pcie_get_ext_cap() 147 phys_addr = pcie_conf_read(bdf, reg); in pcie_get_bar() 160 size = pcie_conf_read(bdf, reg); in pcie_get_bar() 165 phys_addr |= ((uint64_t)pcie_conf_read(bdf, reg)) << 32; in pcie_get_bar() 174 size |= ((uint64_t)pcie_conf_read(bdf, reg)) << 32; in pcie_get_bar() [all …]
|
D | controller.c | 20 uint32_t pcie_conf_read(pcie_bdf_t bdf, unsigned int reg) in pcie_conf_read() function 80 data = scratch = pcie_conf_read(bdf, reg); in pcie_generic_ctrl_enumerate_bars() 90 scratch |= ((uint64_t)pcie_conf_read(bdf, reg + 1)) << 32; in pcie_generic_ctrl_enumerate_bars() 102 size = pcie_conf_read(bdf, reg); in pcie_generic_ctrl_enumerate_bars() 107 size |= ((uint64_t)pcie_conf_read(bdf, reg + 1)) << 32; in pcie_generic_ctrl_enumerate_bars() 162 uint32_t class = pcie_conf_read(bdf, PCIE_CONF_CLASSREV); in pcie_generic_ctrl_enumerate_type1() 167 uint32_t number = pcie_conf_read(bdf, PCIE_BUS_NUMBER); in pcie_generic_ctrl_enumerate_type1() 182 uint32_t io = pcie_conf_read(bdf, PCIE_IO_SEC_STATUS); in pcie_generic_ctrl_enumerate_type1() 183 uint32_t io_upper = pcie_conf_read(bdf, PCIE_IO_BASE_LIMIT_UPPER); in pcie_generic_ctrl_enumerate_type1() 200 uint32_t mem = pcie_conf_read(bdf, PCIE_MEM_BASE_LIMIT); in pcie_generic_ctrl_enumerate_type1() [all …]
|
D | vc.c | 26 regs->cap_reg_1.raw = pcie_conf_read(bdf, base + in pcie_vc_cap_lookup() 28 regs->cap_reg_2.raw = pcie_conf_read(bdf, base + in pcie_vc_cap_lookup() 30 regs->ctrl_reg.raw = pcie_conf_read(bdf, base + in pcie_vc_cap_lookup() 45 pcie_conf_read(bdf, base + in pcie_vc_load_resources_regs() 48 pcie_conf_read(bdf, base + in pcie_vc_load_resources_regs() 51 pcie_conf_read(bdf, base + in pcie_vc_load_resources_regs()
|
D | shell.c | 102 data = pcie_conf_read(bdf, msi + PCIE_MSI_MCR); in show_msi() 115 data = pcie_conf_read(bdf, msi + PCIE_MSIX_MCR); in show_msi() 126 offset = pcie_conf_read(bdf, msi + PCIE_MSIX_TR); in show_msi() 134 offset = pcie_conf_read(bdf, msi + PCIE_MSIX_PBA); in show_msi() 151 data = pcie_conf_read(bdf, bar); in show_bars() 166 pcie_conf_read(bdf, bar)); in show_bars() 245 uint32_t val = pcie_conf_read(bdf, i); in pcie_dump() 293 data = pcie_conf_read(bdf, PCIE_CONF_ID); in show() 306 data = pcie_conf_read(bdf, PCIE_CONF_CLASSREV); in show() 314 data = pcie_conf_read(bdf, PCIE_CONF_TYPE); in show()
|
D | msi.c | 75 mcr = pcie_conf_read(bdf, base + PCIE_MSIX_MCR); in get_msix_table_size() 91 table_offset = pcie_conf_read(bdf, base + PCIE_MSIX_TR); in map_msix_table_entries() 133 mcr = pcie_conf_read(bdf, base + PCIE_MSI_MCR); in get_msi_mmc() 216 mcr = pcie_conf_read(bdf, base + PCIE_MSIX_MCR); in enable_msix() 230 mcr = pcie_conf_read(bdf, base + PCIE_MSI_MCR); in disable_msi() 250 mcr = pcie_conf_read(bdf, base + PCIE_MSI_MCR); in enable_msi()
|
D | ptm.c | 30 cap.raw = pcie_conf_read(config->pcie->bdf, base + PTM_CAP_REG_OFFSET); in pcie_ptm_root_setup() 84 cap.raw = pcie_conf_read(bdf, base + PTM_CAP_REG_OFFSET); in DT_INST_FOREACH_STATUS_OKAY()
|
/Zephyr-Core-3.5.0/drivers/edac/ |
D | edac_ibecc.c | 61 return !!(pcie_conf_read(bdf, CAPID0_C_REG) & CAPID0_C_IBECC_ENABLED); in ibecc_enabled() 68 errcmd = pcie_conf_read(bdf, ERRCMD_REG); in ibecc_errcmd_setup() 83 errsts = pcie_conf_read(bdf, ERRSTS_REG); in ibecc_errsts_clear() 293 conf_data = pcie_conf_read(bdf, PCIE_CONF_ID); in edac_ibecc_init() 327 mchbar = pcie_conf_read(bdf, MCHBAR_REG); in edac_ibecc_init() 328 mchbar |= (uint64_t)pcie_conf_read(bdf, MCHBAR_REG + 1) << 32; in edac_ibecc_init()
|
/Zephyr-Core-3.5.0/drivers/virtualization/ |
D | virt_ivshmem.c | 98 uint32_t cfg_int = pcie_conf_read(data->pcie->bdf, PCIE_CONF_INTR); in ivshmem_configure_int_x_interrupts() 152 uint64_t lo = pcie_conf_read(bdf, reg); in pcie_conf_read_u64() 153 uint64_t hi = pcie_conf_read(bdf, reg + 1); in pcie_conf_read_u64() 215 size_t state_table_size = pcie_conf_read(data->pcie->bdf, cap_pos); in ivshmem_configure() 238 uint32_t cfg_priv_cntl = pcie_conf_read(data->pcie->bdf, cap_pos); in ivshmem_configure()
|
/Zephyr-Core-3.5.0/tests/subsys/edac/ibecc_cov/src/ |
D | ibecc.c | 86 #define pcie_conf_read(bdf, reg) mock_conf_read(bdf, reg) macro
|
/Zephyr-Core-3.5.0/drivers/smbus/ |
D | intel_pch_smbus.c | 258 val = pcie_conf_read(config->pcie->bdf, PCIE_CONF_CMDSTAT); in pch_smbus_init() 274 val = pcie_conf_read(config->pcie->bdf, PCIE_CONF_BAR4); in pch_smbus_init() 285 val = pcie_conf_read(config->pcie->bdf, PCH_SMBUS_HCFG); in pch_smbus_init() 946 sts = pcie_conf_read(config->pcie->bdf, PCIE_CONF_CMDSTAT); in smbus_isr()
|
/Zephyr-Core-3.5.0/include/zephyr/drivers/pcie/ |
D | pcie.h | 184 extern uint32_t pcie_conf_read(pcie_bdf_t bdf, unsigned int reg);
|
/Zephyr-Core-3.5.0/arch/x86/core/ |
D | pcie.c | 147 uint32_t pcie_conf_read(pcie_bdf_t bdf, unsigned int reg) in pcie_conf_read() function
|
/Zephyr-Core-3.5.0/tests/drivers/smbus/smbus_emul/src/ |
D | smbus.c | 46 #define pcie_conf_read(bdf, reg) mock_conf_read(bdf, reg) macro
|
/Zephyr-Core-3.5.0/lib/acpi/ |
D | acpi.c | 405 pin = (pcie_conf_read(bdf, PCIE_CONF_INTR) >> 8) & 0x3; in acpi_legacy_irq_get()
|
/Zephyr-Core-3.5.0/doc/releases/ |
D | release-notes-2.5.rst | 1433 * :github:`29730` - drivers/pcie: In Kernel Mode pcie_conf_read crashes when used with newlib
|