1 /*
2  * Copyright (c) 2020 Nordic Semiconductor ASA
3  *
4  * SPDX-License-Identifier: Apache-2.0
5  */
6 
7 /* Use the NRF_RTC instance for coarse radio event scheduling */
8 #define NRF_RTC NRF_RTC0
9 
10 /* HAL abstraction of event timer prescaler value */
11 #define HAL_EVENT_TIMER_PRESCALER_VALUE 4U
12 
13 /* NRF Radio HW timing constants
14  * - provided in US and NS (for higher granularity)
15  * - based on empirical measurements and sniffer logs
16  */
17 
18 /* TXEN->TXIDLE + TXIDLE->TX (with fast Radio ramp-up mode)
19  * in microseconds for LE 1M PHY.
20  */
21 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_FAST_NS 40900 /*40.1 + 0.8*/
22 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_FAST_US \
23 	HAL_RADIO_NS2US_ROUND(HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_FAST_NS)
24 
25 /* TXEN->TXIDLE + TXIDLE->TX (with default Radio ramp-up mode)
26  * in microseconds for LE 1M PHY.
27  */
28 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_DEFAULT_NS 140900 /*140.1 + 0.8*/
29 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_DEFAULT_US \
30 	HAL_RADIO_NS2US_ROUND(HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_DEFAULT_NS)
31 
32 /* TXEN->TXIDLE + TXIDLE->TX (with default Radio ramp-up mode
33  * and no HW TIFS auto-switch) in microseconds for LE 1M PHY.
34  */
35  /* 129.5 + 0.8 */
36 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_DEFAULT_NO_HW_TIFS_NS 130300
37 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_DEFAULT_NO_HW_TIFS_US \
38 	HAL_RADIO_NS2US_ROUND( \
39 		HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_DEFAULT_NO_HW_TIFS_NS)
40 
41 /* TXEN->TXIDLE + TXIDLE->TX (with fast Radio ramp-up mode)
42  * in microseconds for LE 2M PHY.
43  */
44 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_FAST_NS 40000 /* 40.1 - 0.1 */
45 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_FAST_US \
46 	HAL_RADIO_NS2US_ROUND(HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_FAST_NS)
47 
48 /* TXEN->TXIDLE + TXIDLE->TX (with default Radio ramp-up mode)
49  * in microseconds for LE 2M PHY.
50  */
51 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_DEFAULT_NS 144900 /* 145 - 0.1 */
52 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_DEFAULT_US \
53 	HAL_RADIO_NS2US_ROUND(HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_DEFAULT_NS)
54 
55 /* TXEN->TXIDLE + TXIDLE->TX (with default Radio ramp-up mode and
56  * no HW TIFS auto-switch) in microseconds for LE 2M PHY.
57  */
58 /* 129.5 - 0.1 */
59 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_DEFAULT_NO_HW_TIFS_NS 129400
60 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_DEFAULT_NO_HW_TIFS_US \
61 	HAL_RADIO_NS2US_ROUND( \
62 		HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_DEFAULT_NO_HW_TIFS_NS)
63 
64 /* TXEN->TXIDLE + TXIDLE->TX (with fast Radio ramp-up mode)
65  * in microseconds for LE CODED PHY [S2].
66  */
67 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_FAST_NS 42300 /* 40.1 + 2.2 */
68 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_FAST_US \
69 	HAL_RADIO_NS2US_ROUND(HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_FAST_NS)
70 
71 /* TXEN->TXIDLE + TXIDLE->TX (with default Radio ramp-up mode)
72  * in microseconds for LE 2M PHY [S2].
73  */
74 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_DEFAULT_NS 132200 /* 130 + 2.2 */
75 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_DEFAULT_US \
76 	HAL_RADIO_NS2US_ROUND(HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_DEFAULT_NS)
77 
78 /* TXEN->TXIDLE + TXIDLE->TX (with default Radio ramp-up mode and
79  * no HW TIFS auto-switch) in microseconds for LE 2M PHY [S2].
80  */
81 /* 129.5 + 2.2 */
82 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_DEFAULT_NO_HW_TIFS_NS 131700
83 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_DEFAULT_NO_HW_TIFS_US \
84 	HAL_RADIO_NS2US_ROUND( \
85 		HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_DEFAULT_NO_HW_TIFS_NS)
86 
87 /* TXEN->TXIDLE + TXIDLE->TX (with fast Radio ramp-up mode)
88  * in microseconds for LE CODED PHY [S8].
89  */
90 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_FAST_NS 42300 /* 40.1 + 2.2 */
91 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_FAST_US \
92 	HAL_RADIO_NS2US_ROUND(HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_FAST_NS)
93 /* TXEN->TXIDLE + TXIDLE->TX (with default Radio ramp-up mode)
94  * in microseconds for LE 2M PHY [S8].
95  */
96 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_DEFAULT_NS 121800 /*119.6 + 2.2*/
97 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_DEFAULT_US \
98 	HAL_RADIO_NS2US_ROUND(HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_DEFAULT_NS)
99 
100 /* TXEN->TXIDLE + TXIDLE->TX (with default Radio ramp-up mode and
101  * no HW TIFS auto-switch) in microseconds for LE 2M PHY [S8].
102  */
103  /* 129.5 + 2.2 */
104 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_DEFAULT_NO_HW_TIFS_NS 131700
105 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_DEFAULT_NO_HW_TIFS_US \
106 	HAL_RADIO_NS2US_ROUND( \
107 		HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_DEFAULT_NO_HW_TIFS_NS)
108 
109 /* RXEN->RXIDLE + RXIDLE->RX (with fast Radio ramp-up mode)
110  * in microseconds for LE 1M PHY.
111  */
112 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_FAST_NS 40300 /* 40.1 + 0.2 */
113 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_FAST_US \
114 	HAL_RADIO_NS2US_CEIL(HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_FAST_NS)
115 
116 /* RXEN->RXIDLE + RXIDLE->RX (with default Radio ramp-up mode)
117  * in microseconds for LE 1M PHY.
118  */
119 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_DEFAULT_NS 140300 /*140.1 + 0.2*/
120 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_DEFAULT_US \
121 	HAL_RADIO_NS2US_CEIL(HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_DEFAULT_NS)
122 
123 /* RXEN->RXIDLE + RXIDLE->RX (with default Radio ramp-up mode and
124  * no HW TIFS auto-switch) in microseconds for LE 1M PHY.
125  */
126 /* 129.5 + 0.2 */
127 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_DEFAULT_NO_HW_TIFS_NS 129700
128 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_DEFAULT_NO_HW_TIFS_US \
129 	HAL_RADIO_NS2US_CEIL( \
130 		HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_DEFAULT_NO_HW_TIFS_NS)
131 
132 /* RXEN->RXIDLE + RXIDLE->RX (with fast Radio ramp-up mode)
133  * in microseconds for LE 2M PHY.
134  */
135 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_FAST_NS 40300 /* 40.1 + 0.2 */
136 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_FAST_US \
137 	HAL_RADIO_NS2US_CEIL(HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_FAST_NS)
138 
139 /* RXEN->RXIDLE + RXIDLE->RX (with default Radio ramp-up mode)
140  * in microseconds for LE 2M PHY.
141  */
142 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_DEFAULT_NS 144800 /*144.6 + 0.2*/
143 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_DEFAULT_US \
144 	HAL_RADIO_NS2US_CEIL(HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_DEFAULT_NS)
145 
146 /* RXEN->RXIDLE + RXIDLE->RX (with default Radio ramp-up mode and
147  * no HW TIFS auto-switch) in microseconds for LE 2M PHY.
148  */
149 /* 129.5 + 0.2 */
150 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_DEFAULT_NO_HW_TIFS_NS 129700
151 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_DEFAULT_NO_HW_TIFS_US \
152 	HAL_RADIO_NS2US_CEIL( \
153 		HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_DEFAULT_NO_HW_TIFS_NS)
154 
155 /* RXEN->RXIDLE + RXIDLE->RX (with fast Radio ramp-up mode)
156  * in microseconds for LE Coded PHY [S2].
157  */
158 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_FAST_NS 40300 /* 40.1 + 0.2 */
159 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_FAST_US \
160 	HAL_RADIO_NS2US_CEIL(HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_FAST_NS)
161 
162 /* RXEN->RXIDLE + RXIDLE->RX (with default Radio ramp-up mode)
163  * in microseconds for LE Coded PHY [S2].
164  */
165 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_DEFAULT_NS 130200 /* 130 + 0.2 */
166 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_DEFAULT_US \
167 	HAL_RADIO_NS2US_CEIL(HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_DEFAULT_NS)
168 
169 /* RXEN->RXIDLE + RXIDLE->RX (with default Radio ramp-up mode
170  * and no HW TIFS auto-switch) in microseconds for LE Coded PHY [S2].
171  */
172 /* 129.5 + 0.2 */
173 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_DEFAULT_NO_HW_TIFS_NS 129700
174 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_DEFAULT_NO_HW_TIFS_US \
175 	HAL_RADIO_NS2US_CEIL( \
176 		HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_DEFAULT_NO_HW_TIFS_NS)
177 
178 /* RXEN->RXIDLE + RXIDLE->RX (with fast Radio ramp-up mode)
179  * in microseconds for LE Coded PHY [S8].
180  */
181 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_FAST_NS 40300 /* 40.1 + 0.2 */
182 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_FAST_US \
183 	HAL_RADIO_NS2US_CEIL(HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_FAST_NS)
184 
185 /* RXEN->RXIDLE + RXIDLE->RX (with default Radio ramp-up mode)
186  * in microseconds for LE Coded PHY [S8].
187  */
188 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_DEFAULT_NS 120200 /* 120.0 + 0.2 */
189 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_DEFAULT_US \
190 	HAL_RADIO_NS2US_CEIL(HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_DEFAULT_NS)
191 
192 /* RXEN->RXIDLE + RXIDLE->RX (with default Radio ramp-up mode and
193  * no HW TIFS auto-switch) in microseconds for LE Coded PHY [S8].
194  */
195 /* 129.5 + 0.2 */
196 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_DEFAULT_NO_HW_TIFS_NS 129700
197 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_DEFAULT_NO_HW_TIFS_US \
198 	HAL_RADIO_NS2US_CEIL( \
199 		HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_DEFAULT_NO_HW_TIFS_NS)
200 
201 #define HAL_RADIO_NRF52820_TX_CHAIN_DELAY_1M_US  1 /* ceil(0.6) */
202 #define HAL_RADIO_NRF52820_TX_CHAIN_DELAY_1M_NS  600 /* 0.6 */
203 #define HAL_RADIO_NRF52820_TX_CHAIN_DELAY_2M_US  1 /* ceil(0.6) */
204 #define HAL_RADIO_NRF52820_TX_CHAIN_DELAY_2M_NS  600 /* 0.6 */
205 #define HAL_RADIO_NRF52820_TX_CHAIN_DELAY_S2_US  1 /* ceil(0.6) */
206 #define HAL_RADIO_NRF52820_TX_CHAIN_DELAY_S2_NS  600 /* 0.6 */
207 #define HAL_RADIO_NRF52820_TX_CHAIN_DELAY_S8_US  1 /* ceil(0.6) */
208 #define HAL_RADIO_NRF52820_TX_CHAIN_DELAY_S8_NS  600 /* 0.6 */
209 
210 #define HAL_RADIO_NRF52820_RX_CHAIN_DELAY_1M_US  10 /* ceil(9.4) */
211 #define HAL_RADIO_NRF52820_RX_CHAIN_DELAY_1M_NS  9400 /* 9.4 */
212 #define HAL_RADIO_NRF52820_RX_CHAIN_DELAY_2M_US  5 /* ceil(5.0) */
213 #define HAL_RADIO_NRF52820_RX_CHAIN_DELAY_2M_NS  5000 /* 5.0 */
214 #define HAL_RADIO_NRF52820_RX_CHAIN_DELAY_S2_US  25 /* ceil(19.6) */
215 #define HAL_RADIO_NRF52820_RX_CHAIN_DELAY_S2_NS  24600 /* 19.6 */
216 #define HAL_RADIO_NRF52820_RX_CHAIN_DELAY_S8_US  30 /* ceil(29.6) */
217 #define HAL_RADIO_NRF52820_RX_CHAIN_DELAY_S8_NS  29600 /* 29.6 */
218 
219 #if defined(CONFIG_BT_CTLR_RADIO_ENABLE_FAST)
220 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_US \
221 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_FAST_US
222 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_NS \
223 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_FAST_NS
224 
225 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_US \
226 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_FAST_US
227 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_NS \
228 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_FAST_NS
229 
230 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_US \
231 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_FAST_US
232 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_NS \
233 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_FAST_NS
234 
235 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_US \
236 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_FAST_US
237 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_NS \
238 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_FAST_NS
239 
240 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_US \
241 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_FAST_US
242 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_NS \
243 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_FAST_NS
244 
245 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_US \
246 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_FAST_US
247 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_NS \
248 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_FAST_NS
249 
250 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_US \
251 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_FAST_US
252 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_NS \
253 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_FAST_NS
254 
255 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_US \
256 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_FAST_US
257 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_NS \
258 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_FAST_NS
259 
260 #else /* !CONFIG_BT_CTLR_RADIO_ENABLE_FAST */
261 #if defined(CONFIG_BT_CTLR_TIFS_HW)
262 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_US \
263 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_DEFAULT_US
264 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_NS \
265 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_DEFAULT_NS
266 
267 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_US \
268 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_DEFAULT_US
269 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_NS \
270 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_DEFAULT_NS
271 
272 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_US \
273 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_DEFAULT_US
274 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_NS \
275 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_DEFAULT_NS
276 
277 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_US \
278 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_DEFAULT_US
279 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_NS \
280 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_DEFAULT_NS
281 
282 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_US \
283 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_DEFAULT_US
284 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_NS \
285 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_DEFAULT_NS
286 
287 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_US \
288 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_DEFAULT_US
289 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_NS \
290 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_DEFAULT_NS
291 
292 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_US \
293 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_DEFAULT_US
294 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_NS \
295 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_DEFAULT_NS
296 
297 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_US \
298 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_DEFAULT_US
299 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_NS \
300 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_DEFAULT_NS
301 
302 #else /* !CONFIG_BT_CTLR_TIFS_HW */
303 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_US \
304 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_DEFAULT_NO_HW_TIFS_US
305 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_NS \
306 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_DEFAULT_NO_HW_TIFS_NS
307 
308 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_US \
309 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_DEFAULT_NO_HW_TIFS_US
310 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_NS \
311 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_DEFAULT_NO_HW_TIFS_NS
312 
313 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_US \
314 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_DEFAULT_NO_HW_TIFS_US
315 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_NS \
316 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_DEFAULT_NO_HW_TIFS_NS
317 
318 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_US \
319 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_DEFAULT_NO_HW_TIFS_US
320 #define HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_NS \
321 	HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_DEFAULT_NO_HW_TIFS_NS
322 
323 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_US \
324 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_DEFAULT_NO_HW_TIFS_US
325 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_NS \
326 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_DEFAULT_NO_HW_TIFS_NS
327 
328 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_US \
329 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_DEFAULT_NO_HW_TIFS_US
330 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_NS \
331 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_DEFAULT_NO_HW_TIFS_NS
332 
333 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_US \
334 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_DEFAULT_NO_HW_TIFS_US
335 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_NS \
336 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_DEFAULT_NO_HW_TIFS_NS
337 
338 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_US \
339 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_DEFAULT_NO_HW_TIFS_US
340 #define HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_NS \
341 	HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_DEFAULT_NO_HW_TIFS_NS
342 #endif /* !CONFIG_BT_CTLR_TIFS_HW */
343 #endif /* !CONFIG_BT_CTLR_RADIO_ENABLE_FAST */
344 
345 /* HAL abstraction of Radio bitfields */
346 #define HAL_RADIO_INTENSET_DISABLED_Msk           RADIO_INTENSET_DISABLED_Msk
347 #define HAL_RADIO_SHORTS_TRX_END_DISABLE_Msk      RADIO_SHORTS_END_DISABLE_Msk
348 #define HAL_RADIO_SHORTS_TRX_PHYEND_DISABLE_Msk   RADIO_SHORTS_PHYEND_DISABLE_Msk
349 #define HAL_RADIO_CLEARPATTERN_CLEARPATTERN_Clear RADIO_CLEARPATTERN_CLEARPATTERN_Clear
350 
351 /* HAL abstraction of Radio IRQ number */
352 #define HAL_RADIO_IRQn                          RADIO_IRQn
353 
354 /* SoC specific NRF_RADIO power-on reset value. Refer to Product Specification,
355  * RADIO Registers section for the documented reset values.
356  *
357  * NOTE: Only implementation used values defined here.
358  *       In the future if MDK or nRFx header include these, use them instead.
359  */
360 #define HAL_RADIO_RESET_VALUE_DFEMODE       0x00000000UL
361 #define HAL_RADIO_RESET_VALUE_CTEINLINECONF 0x00002800UL
362 
hal_radio_reset(void)363 static inline void hal_radio_reset(void)
364 {
365 	/* TODO: Add any required setup for each radio event
366 	 */
367 }
368 
hal_radio_stop(void)369 static inline void hal_radio_stop(void)
370 {
371 	/* TODO: Add any required cleanup of actions taken in hal_radio_reset()
372 	 */
373 }
374 
hal_radio_ram_prio_setup(void)375 static inline void hal_radio_ram_prio_setup(void)
376 {
377 	struct {
378 		uint32_t volatile reserved_0[0x5a0 >> 2];
379 		uint32_t volatile bridge_type;
380 		uint32_t volatile reserved_1[((0xe00 - 0x5a0) >> 2) - 1];
381 		struct {
382 			uint32_t volatile CPU0;
383 			uint32_t volatile SPIS1;
384 			uint32_t volatile RADIO;
385 			uint32_t volatile ECB;
386 			uint32_t volatile CCM;
387 			uint32_t volatile AAR;
388 			uint32_t volatile reserved;
389 			uint32_t volatile UARTE;
390 			uint32_t volatile SERIAL0;
391 		} RAMPRI;
392 	} volatile *NRF_AMLI = (void volatile *)0x40000000UL;
393 
394 	NRF_AMLI->RAMPRI.CPU0    = 0xFFFFFFFFUL;
395 	NRF_AMLI->RAMPRI.SPIS1   = 0xFFFFFFFFUL;
396 	NRF_AMLI->RAMPRI.RADIO   = 0x00000000UL;
397 	NRF_AMLI->RAMPRI.ECB     = 0xFFFFFFFFUL;
398 	NRF_AMLI->RAMPRI.CCM     = 0x00000000UL;
399 	NRF_AMLI->RAMPRI.AAR     = 0xFFFFFFFFUL;
400 	NRF_AMLI->RAMPRI.UARTE   = 0xFFFFFFFFUL;
401 	NRF_AMLI->RAMPRI.SERIAL0 = 0xFFFFFFFFUL;
402 }
403 
hal_radio_phy_mode_get(uint8_t phy,uint8_t flags)404 static inline uint32_t hal_radio_phy_mode_get(uint8_t phy, uint8_t flags)
405 {
406 	uint32_t mode;
407 
408 	switch (phy) {
409 	case BIT(0):
410 	default:
411 		mode = RADIO_MODE_MODE_Ble_1Mbit;
412 		break;
413 
414 	case BIT(1):
415 		mode = RADIO_MODE_MODE_Ble_2Mbit;
416 		break;
417 
418 #if defined(CONFIG_BT_CTLR_PHY_CODED)
419 	case BIT(2):
420 		if (flags & 0x01) {
421 			mode = RADIO_MODE_MODE_Ble_LR125Kbit;
422 		} else {
423 			mode = RADIO_MODE_MODE_Ble_LR500Kbit;
424 		}
425 		break;
426 #endif /* CONFIG_BT_CTLR_PHY_CODED */
427 	}
428 
429 	return mode;
430 }
431 
hal_radio_tx_power_min_get(void)432 static inline uint32_t hal_radio_tx_power_min_get(void)
433 {
434 	return RADIO_TXPOWER_TXPOWER_Neg40dBm;
435 }
436 
hal_radio_tx_power_max_get(void)437 static inline uint32_t hal_radio_tx_power_max_get(void)
438 {
439 	return RADIO_TXPOWER_TXPOWER_Pos8dBm;
440 }
441 
hal_radio_tx_power_floor(int8_t tx_power_lvl)442 static inline uint32_t hal_radio_tx_power_floor(int8_t tx_power_lvl)
443 {
444 	if (tx_power_lvl >= (int8_t)RADIO_TXPOWER_TXPOWER_Pos8dBm) {
445 		return RADIO_TXPOWER_TXPOWER_Pos8dBm;
446 	}
447 
448 	if (tx_power_lvl >= (int8_t)RADIO_TXPOWER_TXPOWER_Pos7dBm) {
449 		return RADIO_TXPOWER_TXPOWER_Pos7dBm;
450 	}
451 
452 	if (tx_power_lvl >= (int8_t)RADIO_TXPOWER_TXPOWER_Pos6dBm) {
453 		return RADIO_TXPOWER_TXPOWER_Pos6dBm;
454 	}
455 
456 	if (tx_power_lvl >= (int8_t)RADIO_TXPOWER_TXPOWER_Pos5dBm) {
457 		return RADIO_TXPOWER_TXPOWER_Pos5dBm;
458 	}
459 
460 	if (tx_power_lvl >= (int8_t)RADIO_TXPOWER_TXPOWER_Pos4dBm) {
461 		return RADIO_TXPOWER_TXPOWER_Pos4dBm;
462 	}
463 
464 	if (tx_power_lvl >= (int8_t)RADIO_TXPOWER_TXPOWER_Pos3dBm) {
465 		return RADIO_TXPOWER_TXPOWER_Pos3dBm;
466 	}
467 
468 	if (tx_power_lvl >= (int8_t)RADIO_TXPOWER_TXPOWER_Pos2dBm) {
469 		return RADIO_TXPOWER_TXPOWER_Pos2dBm;
470 	}
471 
472 	if (tx_power_lvl >= (int8_t)RADIO_TXPOWER_TXPOWER_0dBm) {
473 		return RADIO_TXPOWER_TXPOWER_0dBm;
474 	}
475 
476 	if (tx_power_lvl >= (int8_t)RADIO_TXPOWER_TXPOWER_Neg4dBm) {
477 		return RADIO_TXPOWER_TXPOWER_Neg4dBm;
478 	}
479 
480 	if (tx_power_lvl >= (int8_t)RADIO_TXPOWER_TXPOWER_Neg8dBm) {
481 		return RADIO_TXPOWER_TXPOWER_Neg8dBm;
482 	}
483 
484 	if (tx_power_lvl >= (int8_t)RADIO_TXPOWER_TXPOWER_Neg12dBm) {
485 		return RADIO_TXPOWER_TXPOWER_Neg12dBm;
486 	}
487 
488 	if (tx_power_lvl >= (int8_t)RADIO_TXPOWER_TXPOWER_Neg16dBm) {
489 		return RADIO_TXPOWER_TXPOWER_Neg16dBm;
490 	}
491 
492 	if (tx_power_lvl >= (int8_t)RADIO_TXPOWER_TXPOWER_Neg20dBm) {
493 		return RADIO_TXPOWER_TXPOWER_Neg20dBm;
494 	}
495 
496 	/* Note: The -30 dBm power level is deprecated so ignore it! */
497 	return RADIO_TXPOWER_TXPOWER_Neg40dBm;
498 }
499 
hal_radio_tx_ready_delay_us_get(uint8_t phy,uint8_t flags)500 static inline uint32_t hal_radio_tx_ready_delay_us_get(uint8_t phy, uint8_t flags)
501 {
502 	switch (phy) {
503 	default:
504 	case BIT(0):
505 		return HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_US;
506 	case BIT(1):
507 		return HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_US;
508 
509 #if defined(CONFIG_BT_CTLR_PHY_CODED)
510 	case BIT(2):
511 		if (flags & 0x01) {
512 			return HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_US;
513 		} else {
514 			return HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_US;
515 		}
516 #endif /* CONFIG_BT_CTLR_PHY_CODED */
517 	}
518 }
519 
hal_radio_rx_ready_delay_us_get(uint8_t phy,uint8_t flags)520 static inline uint32_t hal_radio_rx_ready_delay_us_get(uint8_t phy, uint8_t flags)
521 {
522 	switch (phy) {
523 	default:
524 	case BIT(0):
525 		return HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_US;
526 	case BIT(1):
527 		return HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_US;
528 
529 #if defined(CONFIG_BT_CTLR_PHY_CODED)
530 	case BIT(2):
531 		if (flags & 0x01) {
532 			return HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_US;
533 		} else {
534 			return HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_US;
535 		}
536 #endif /* CONFIG_BT_CTLR_PHY_CODED */
537 	}
538 }
539 
hal_radio_tx_chain_delay_us_get(uint8_t phy,uint8_t flags)540 static inline uint32_t hal_radio_tx_chain_delay_us_get(uint8_t phy, uint8_t flags)
541 {
542 	switch (phy) {
543 	default:
544 	case BIT(0):
545 		return HAL_RADIO_NRF52820_TX_CHAIN_DELAY_1M_US;
546 	case BIT(1):
547 		return HAL_RADIO_NRF52820_TX_CHAIN_DELAY_2M_US;
548 
549 #if defined(CONFIG_BT_CTLR_PHY_CODED)
550 	case BIT(2):
551 		if (flags & 0x01) {
552 			return HAL_RADIO_NRF52820_TX_CHAIN_DELAY_S8_US;
553 		} else {
554 			return HAL_RADIO_NRF52820_TX_CHAIN_DELAY_S2_US;
555 		}
556 #endif /* CONFIG_BT_CTLR_PHY_CODED */
557 	}
558 }
559 
hal_radio_rx_chain_delay_us_get(uint8_t phy,uint8_t flags)560 static inline uint32_t hal_radio_rx_chain_delay_us_get(uint8_t phy, uint8_t flags)
561 {
562 	switch (phy) {
563 	default:
564 	case BIT(0):
565 		return HAL_RADIO_NRF52820_RX_CHAIN_DELAY_1M_US;
566 	case BIT(1):
567 		return HAL_RADIO_NRF52820_RX_CHAIN_DELAY_2M_US;
568 
569 #if defined(CONFIG_BT_CTLR_PHY_CODED)
570 	case BIT(2):
571 		if (flags & 0x01) {
572 			return HAL_RADIO_NRF52820_RX_CHAIN_DELAY_S8_US;
573 		} else {
574 			return HAL_RADIO_NRF52820_RX_CHAIN_DELAY_S2_US;
575 		}
576 #endif /* CONFIG_BT_CTLR_PHY_CODED */
577 	}
578 }
579 
hal_radio_tx_ready_delay_ns_get(uint8_t phy,uint8_t flags)580 static inline uint32_t hal_radio_tx_ready_delay_ns_get(uint8_t phy, uint8_t flags)
581 {
582 	switch (phy) {
583 	default:
584 	case BIT(0):
585 		return HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_1M_NS;
586 	case BIT(1):
587 		return HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_2M_NS;
588 
589 #if defined(CONFIG_BT_CTLR_PHY_CODED)
590 	case BIT(2):
591 		if (flags & 0x01) {
592 			return HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S8_NS;
593 		} else {
594 			return HAL_RADIO_NRF52820_TXEN_TXIDLE_TX_S2_NS;
595 		}
596 #endif /* CONFIG_BT_CTLR_PHY_CODED */
597 	}
598 }
599 
hal_radio_rx_ready_delay_ns_get(uint8_t phy,uint8_t flags)600 static inline uint32_t hal_radio_rx_ready_delay_ns_get(uint8_t phy, uint8_t flags)
601 {
602 	switch (phy) {
603 	default:
604 	case BIT(0):
605 		return HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_1M_NS;
606 	case BIT(1):
607 		return HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_2M_NS;
608 
609 #if defined(CONFIG_BT_CTLR_PHY_CODED)
610 	case BIT(2):
611 		if (flags & 0x01) {
612 			return HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S8_NS;
613 		} else {
614 			return HAL_RADIO_NRF52820_RXEN_RXIDLE_RX_S2_NS;
615 		}
616 #endif /* CONFIG_BT_CTLR_PHY_CODED */
617 	}
618 }
619 
hal_radio_tx_chain_delay_ns_get(uint8_t phy,uint8_t flags)620 static inline uint32_t hal_radio_tx_chain_delay_ns_get(uint8_t phy, uint8_t flags)
621 {
622 	switch (phy) {
623 	default:
624 	case BIT(0):
625 		return HAL_RADIO_NRF52820_TX_CHAIN_DELAY_1M_NS;
626 	case BIT(1):
627 		return HAL_RADIO_NRF52820_TX_CHAIN_DELAY_2M_NS;
628 
629 #if defined(CONFIG_BT_CTLR_PHY_CODED)
630 	case BIT(2):
631 		if (flags & 0x01) {
632 			return HAL_RADIO_NRF52820_TX_CHAIN_DELAY_S8_NS;
633 		} else {
634 			return HAL_RADIO_NRF52820_TX_CHAIN_DELAY_S2_NS;
635 		}
636 #endif /* CONFIG_BT_CTLR_PHY_CODED */
637 	}
638 }
639 
hal_radio_rx_chain_delay_ns_get(uint8_t phy,uint8_t flags)640 static inline uint32_t hal_radio_rx_chain_delay_ns_get(uint8_t phy, uint8_t flags)
641 {
642 	switch (phy) {
643 	default:
644 	case BIT(0):
645 		return HAL_RADIO_NRF52820_RX_CHAIN_DELAY_1M_NS;
646 	case BIT(1):
647 		return HAL_RADIO_NRF52820_RX_CHAIN_DELAY_2M_NS;
648 
649 #if defined(CONFIG_BT_CTLR_PHY_CODED)
650 	case BIT(2):
651 		if (flags & 0x01) {
652 			return HAL_RADIO_NRF52820_RX_CHAIN_DELAY_S8_NS;
653 		} else {
654 			return HAL_RADIO_NRF52820_RX_CHAIN_DELAY_S2_NS;
655 		}
656 #endif /* CONFIG_BT_CTLR_PHY_CODED */
657 	}
658 }
659