1/*
2 * Copyright (c) 2021, NXP
3 *
4 * SPDX-License-Identifier: Apache-2.0
5 */
6
7#include <nxp/nxp_rt11xx.dtsi>
8
9/ {
10	cpus {
11		/delete-node/ cpu@1;
12	};
13	/*
14	 * ITCM & DTCM are available only to the M7 core. EDMA interrupts are connected
15	 * to the M7 core alone, hence this EDMA controller has been designated M7 only.
16	 * GPIO 6 is available to both M4 and M7 cores, however the GPIO interrupt is
17	 * only accessible to the M7.
18	 *
19	 * Refer to Chapter 3 of the Reference Manual
20	 */
21	soc {
22		/delete-node/ dma-controller@40c14000;
23
24		flexram: flexram@40028000 {
25			reg = <0x40028000 0x4000>;
26			interrupts = <50 0>;
27
28			#address-cells = <1>;
29			#size-cells = <1>;
30
31			itcm: itcm@0 {
32				compatible = "zephyr,memory-region", "nxp,imx-itcm";
33				reg = <0x00000000 DT_SIZE_K(256)>;
34				zephyr,memory-region = "ITCM";
35			};
36
37			dtcm: dtcm@20000000 {
38				compatible = "zephyr,memory-region", "nxp,imx-dtcm";
39				reg = <0x20000000 DT_SIZE_K(256)>;
40				zephyr,memory-region = "DTCM";
41			};
42		};
43
44		/*
45		 * M7 uses different addresses from the M4 core for GPIO2 and
46		 * GPIO3, see pg. 1460 of RT1170 ref manual for example
47		 */
48		gpio2: gpio@40130000 {
49			compatible = "nxp,imx-gpio";
50			reg = <0x40130000 0x4000>;
51			interrupts = <102 0>, <103 0>;
52			gpio-controller;
53			#gpio-cells = <2>;
54		};
55
56		gpio3: gpio@40134000 {
57			compatible = "nxp,imx-gpio";
58			reg = <0x40134000 0x4000>;
59			interrupts = <104 0>, <105 0>;
60			gpio-controller;
61			#gpio-cells = <2>;
62		};
63
64		fgpio2: gpio@42008000 {
65			compatible = "nxp,imx-gpio";
66			reg = <0x42008000 0x4000>;
67			interrupts = <99 0>;
68			gpio-controller;
69			#gpio-cells = <2>;
70		};
71
72		fgpio3: gpio@4200c000 {
73			compatible = "nxp,imx-gpio";
74			reg = <0x4200c000 0x4000>;
75			gpio-controller;
76			#gpio-cells = <2>;
77		};
78
79		mailbox_a: mailbox@40c48000 {
80			compatible = "nxp,imx-mu-rev2";
81			reg = <0x40c48000 0x4000>;
82			interrupts = <118 0>;
83			rdc = <0>;
84		};
85	};
86};
87
88
89&sai1 {
90	dmas = <&edma0 0 54>, <&edma0 0 55>;
91	dma-names = "rx", "tx";
92	nxp,tx-dma-channel = <0>;
93	nxp,rx-dma-channel = <1>;
94};
95
96&sai2 {
97	dmas = <&edma0 0 56>, <&edma0 0 57>;
98	dma-names = "rx", "tx";
99	nxp,tx-dma-channel = <3>;
100	nxp,rx-dma-channel = <4>;
101};
102
103&sai3 {
104	dmas = <&edma0 0 58>, <&edma0 0 59>;
105	dma-names = "rx", "tx";
106	nxp,tx-dma-channel = <5>;
107	nxp,rx-dma-channel = <6>;
108};
109
110&sai4 {
111	dmas = <&edma0 0 60>, <&edma0 0 61>;
112	dma-names = "rx", "tx";
113	nxp,tx-dma-channel = <7>;
114	nxp,rx-dma-channel = <8>;
115};
116
117&lpuart1 {
118	dmas = <&edma0 1 8>, <&edma0 2 9>;
119	dma-names = "tx", "rx";
120};
121
122&lpuart2 {
123	dmas = <&edma0 3 10>, <&edma0 4 11>;
124	dma-names = "tx", "rx";
125};
126
127&lpuart3 {
128	dmas = <&edma0 5 12>, <&edma0 6 13>;
129	dma-names = "tx", "rx";
130};
131
132&lpuart4 {
133	dmas = <&edma0 7 14>, <&edma0 8 15>;
134	dma-names = "tx", "rx";
135};
136
137&lpuart5 {
138	dmas = <&edma0 9 16>, <&edma0 10 17>;
139	dma-names = "tx", "rx";
140};
141
142&lpuart6 {
143	dmas = <&edma0 11 18>, <&edma0 12 19>;
144	dma-names = "tx", "rx";
145};
146
147&lpuart7 {
148	dmas = <&edma0 13 20>, <&edma0 14 21>;
149	dma-names = "tx", "rx";
150};
151
152&lpuart8 {
153	dmas = <&edma0 15 22>, <&edma0 16 23>;
154	dma-names = "tx", "rx";
155};
156
157&lpuart9 {
158	dmas = <&edma0 17 24>, <&edma0 18 25>;
159	dma-names = "tx", "rx";
160};
161
162&lpuart10 {
163	dmas = <&edma0 19 26>, <&edma0 20 27>;
164	dma-names = "tx", "rx";
165};
166
167&lpuart11 {
168	dmas = <&edma0 21 28>, <&edma0 22 29>;
169	dma-names = "tx", "rx";
170};
171
172&lpuart12 {
173	dmas = <&edma0 23 30>, <&edma0 24 31>;
174	dma-names = "tx", "rx";
175};
176
177
178&gpio1 {
179	interrupts = <100 0>, <101 0>;
180};
181
182&gpio4 {
183	interrupts = <106 0>, <107 0>;
184};
185
186&gpio5 {
187	interrupts = <108 0>, <109 0>;
188};
189
190&gpio6 {
191	interrupts = <61 0>, <62 0>;
192};
193
194&gpio13 {
195	interrupts = <93 0>;
196};
197
198/* Set default power states for CM7 cpu */
199&cpu0 {
200	cpu-power-states = <&idle &suspend>;
201};
202
203
204/*
205 * GPIO pinmux options. These options define the pinmux settings
206 * for GPIO ports on the package, so that the GPIO driver can
207 * select GPIO mux options during GPIO configuration.
208 */
209
210&gpio1{
211	pinmux = <&iomuxc_gpio_emc_b1_00_gpio_mux1_io00>,
212		<&iomuxc_gpio_emc_b1_01_gpio_mux1_io01>,
213		<&iomuxc_gpio_emc_b1_02_gpio_mux1_io02>,
214		<&iomuxc_gpio_emc_b1_03_gpio_mux1_io03>,
215		<&iomuxc_gpio_emc_b1_04_gpio_mux1_io04>,
216		<&iomuxc_gpio_emc_b1_05_gpio_mux1_io05>,
217		<&iomuxc_gpio_emc_b1_06_gpio_mux1_io06>,
218		<&iomuxc_gpio_emc_b1_07_gpio_mux1_io07>,
219		<&iomuxc_gpio_emc_b1_08_gpio_mux1_io08>,
220		<&iomuxc_gpio_emc_b1_09_gpio_mux1_io09>,
221		<&iomuxc_gpio_emc_b1_10_gpio_mux1_io10>,
222		<&iomuxc_gpio_emc_b1_11_gpio_mux1_io11>,
223		<&iomuxc_gpio_emc_b1_12_gpio_mux1_io12>,
224		<&iomuxc_gpio_emc_b1_13_gpio_mux1_io13>,
225		<&iomuxc_gpio_emc_b1_14_gpio_mux1_io14>,
226		<&iomuxc_gpio_emc_b1_15_gpio_mux1_io15>,
227		<&iomuxc_gpio_emc_b1_16_gpio_mux1_io16>,
228		<&iomuxc_gpio_emc_b1_17_gpio_mux1_io17>,
229		<&iomuxc_gpio_emc_b1_18_gpio_mux1_io18>,
230		<&iomuxc_gpio_emc_b1_19_gpio_mux1_io19>,
231		<&iomuxc_gpio_emc_b1_20_gpio_mux1_io20>,
232		<&iomuxc_gpio_emc_b1_21_gpio_mux1_io21>,
233		<&iomuxc_gpio_emc_b1_22_gpio_mux1_io22>,
234		<&iomuxc_gpio_emc_b1_23_gpio_mux1_io23>,
235		<&iomuxc_gpio_emc_b1_24_gpio_mux1_io24>,
236		<&iomuxc_gpio_emc_b1_25_gpio_mux1_io25>,
237		<&iomuxc_gpio_emc_b1_26_gpio_mux1_io26>,
238		<&iomuxc_gpio_emc_b1_27_gpio_mux1_io27>,
239		<&iomuxc_gpio_emc_b1_28_gpio_mux1_io28>,
240		<&iomuxc_gpio_emc_b1_29_gpio_mux1_io29>,
241		<&iomuxc_gpio_emc_b1_30_gpio_mux1_io30>,
242		<&iomuxc_gpio_emc_b1_31_gpio_mux1_io31>;
243};
244
245&gpio10{
246	pinmux = <&iomuxc_gpio_ad_33_gpio10_io00>,
247		<&iomuxc_gpio_ad_34_gpio10_io01>,
248		<&iomuxc_gpio_ad_35_gpio10_io02>,
249		<&iomuxc_gpio_sd_b1_00_gpio10_io03>,
250		<&iomuxc_gpio_sd_b1_01_gpio10_io04>,
251		<&iomuxc_gpio_sd_b1_02_gpio10_io05>,
252		<&iomuxc_gpio_sd_b1_03_gpio10_io06>,
253		<&iomuxc_gpio_sd_b1_04_gpio10_io07>,
254		<&iomuxc_gpio_sd_b1_05_gpio10_io08>,
255		<&iomuxc_gpio_sd_b2_00_gpio10_io09>,
256		<&iomuxc_gpio_sd_b2_01_gpio10_io10>,
257		<&iomuxc_gpio_sd_b2_02_gpio10_io11>,
258		<&iomuxc_gpio_sd_b2_03_gpio10_io12>,
259		<&iomuxc_gpio_sd_b2_04_gpio10_io13>,
260		<&iomuxc_gpio_sd_b2_05_gpio10_io14>,
261		<&iomuxc_gpio_sd_b2_06_gpio10_io15>,
262		<&iomuxc_gpio_sd_b2_07_gpio10_io16>,
263		<&iomuxc_gpio_sd_b2_08_gpio10_io17>,
264		<&iomuxc_gpio_sd_b2_09_gpio10_io18>,
265		<&iomuxc_gpio_sd_b2_10_gpio10_io19>,
266		<&iomuxc_gpio_sd_b2_11_gpio10_io20>,
267		<&iomuxc_gpio_disp_b1_00_gpio10_io21>,
268		<&iomuxc_gpio_disp_b1_01_gpio10_io22>,
269		<&iomuxc_gpio_disp_b1_02_gpio10_io23>,
270		<&iomuxc_gpio_disp_b1_03_gpio10_io24>,
271		<&iomuxc_gpio_disp_b1_04_gpio10_io25>,
272		<&iomuxc_gpio_disp_b1_05_gpio10_io26>,
273		<&iomuxc_gpio_disp_b1_06_gpio10_io27>,
274		<&iomuxc_gpio_disp_b1_07_gpio10_io28>,
275		<&iomuxc_gpio_disp_b1_08_gpio10_io29>,
276		<&iomuxc_gpio_disp_b1_09_gpio10_io30>,
277		<&iomuxc_gpio_disp_b1_10_gpio10_io31>;
278};
279
280&gpio11{
281	pinmux = <&iomuxc_gpio_disp_b1_11_gpio11_io00>,
282		<&iomuxc_gpio_disp_b2_00_gpio11_io01>,
283		<&iomuxc_gpio_disp_b2_01_gpio11_io02>,
284		<&iomuxc_gpio_disp_b2_02_gpio11_io03>,
285		<&iomuxc_gpio_disp_b2_03_gpio11_io04>,
286		<&iomuxc_gpio_disp_b2_04_gpio11_io05>,
287		<&iomuxc_gpio_disp_b2_05_gpio11_io06>,
288		<&iomuxc_gpio_disp_b2_06_gpio11_io07>,
289		<&iomuxc_gpio_disp_b2_07_gpio11_io08>,
290		<&iomuxc_gpio_disp_b2_08_gpio11_io09>,
291		<&iomuxc_gpio_disp_b2_09_gpio11_io10>,
292		<&iomuxc_gpio_disp_b2_10_gpio11_io11>,
293		<&iomuxc_gpio_disp_b2_11_gpio11_io12>,
294		<&iomuxc_gpio_disp_b2_12_gpio11_io13>,
295		<&iomuxc_gpio_disp_b2_13_gpio11_io14>,
296		<&iomuxc_gpio_disp_b2_14_gpio11_io15>,
297		<&iomuxc_gpio_disp_b2_15_gpio11_io16>;
298};
299
300&gpio12{
301	pinmux = <&iomuxc_lpsr_gpio_lpsr_00_gpio12_io00>,
302		<&iomuxc_lpsr_gpio_lpsr_01_gpio12_io01>,
303		<&iomuxc_lpsr_gpio_lpsr_02_gpio12_io02>,
304		<&iomuxc_lpsr_gpio_lpsr_03_gpio12_io03>,
305		<&iomuxc_lpsr_gpio_lpsr_04_gpio12_io04>,
306		<&iomuxc_lpsr_gpio_lpsr_05_gpio12_io05>,
307		<&iomuxc_lpsr_gpio_lpsr_06_gpio12_io06>,
308		<&iomuxc_lpsr_gpio_lpsr_07_gpio12_io07>,
309		<&iomuxc_lpsr_gpio_lpsr_08_gpio12_io08>,
310		<&iomuxc_lpsr_gpio_lpsr_09_gpio12_io09>,
311		<&iomuxc_lpsr_gpio_lpsr_10_gpio12_io10>,
312		<&iomuxc_lpsr_gpio_lpsr_11_gpio12_io11>,
313		<&iomuxc_lpsr_gpio_lpsr_12_gpio12_io12>,
314		<&iomuxc_lpsr_gpio_lpsr_13_gpio12_io13>,
315		<&iomuxc_lpsr_gpio_lpsr_14_gpio12_io14>,
316		<&iomuxc_lpsr_gpio_lpsr_15_gpio12_io15>;
317};
318
319&gpio13{
320	pinmux = <&iomuxc_snvs_wakeup_dig_gpio13_io00>,
321		<&iomuxc_snvs_pmic_on_req_dig_gpio13_io01>,
322		<&iomuxc_snvs_pmic_stby_req_dig_gpio13_io02>,
323		<&iomuxc_snvs_gpio_snvs_00_dig_gpio13_io03>,
324		<&iomuxc_snvs_gpio_snvs_01_dig_gpio13_io04>,
325		<&iomuxc_snvs_gpio_snvs_02_dig_gpio13_io05>,
326		<&iomuxc_snvs_gpio_snvs_03_dig_gpio13_io06>,
327		<&iomuxc_snvs_gpio_snvs_04_dig_gpio13_io07>,
328		<&iomuxc_snvs_gpio_snvs_05_dig_gpio13_io08>,
329		<&iomuxc_snvs_gpio_snvs_06_dig_gpio13_io09>,
330		<&iomuxc_snvs_gpio_snvs_07_dig_gpio13_io10>,
331		<&iomuxc_snvs_gpio_snvs_08_dig_gpio13_io11>,
332		<&iomuxc_snvs_gpio_snvs_09_dig_gpio13_io12>;
333};
334
335&gpio2{
336	pinmux = <&iomuxc_gpio_emc_b1_32_gpio_mux2_io00>,
337		<&iomuxc_gpio_emc_b1_33_gpio_mux2_io01>,
338		<&iomuxc_gpio_emc_b1_34_gpio_mux2_io02>,
339		<&iomuxc_gpio_emc_b1_35_gpio_mux2_io03>,
340		<&iomuxc_gpio_emc_b1_36_gpio_mux2_io04>,
341		<&iomuxc_gpio_emc_b1_37_gpio_mux2_io05>,
342		<&iomuxc_gpio_emc_b1_38_gpio_mux2_io06>,
343		<&iomuxc_gpio_emc_b1_39_gpio_mux2_io07>,
344		<&iomuxc_gpio_emc_b1_40_gpio_mux2_io08>,
345		<&iomuxc_gpio_emc_b1_41_gpio_mux2_io09>,
346		<&iomuxc_gpio_emc_b2_00_gpio_mux2_io10>,
347		<&iomuxc_gpio_emc_b2_01_gpio_mux2_io11>,
348		<&iomuxc_gpio_emc_b2_02_gpio_mux2_io12>,
349		<&iomuxc_gpio_emc_b2_03_gpio_mux2_io13>,
350		<&iomuxc_gpio_emc_b2_04_gpio_mux2_io14>,
351		<&iomuxc_gpio_emc_b2_05_gpio_mux2_io15>,
352		<&iomuxc_gpio_emc_b2_06_gpio_mux2_io16>,
353		<&iomuxc_gpio_emc_b2_07_gpio_mux2_io17>,
354		<&iomuxc_gpio_emc_b2_08_gpio_mux2_io18>,
355		<&iomuxc_gpio_emc_b2_09_gpio_mux2_io19>,
356		<&iomuxc_gpio_emc_b2_10_gpio_mux2_io20>,
357		<&iomuxc_gpio_emc_b2_11_gpio_mux2_io21>,
358		<&iomuxc_gpio_emc_b2_12_gpio_mux2_io22>,
359		<&iomuxc_gpio_emc_b2_13_gpio_mux2_io23>,
360		<&iomuxc_gpio_emc_b2_14_gpio_mux2_io24>,
361		<&iomuxc_gpio_emc_b2_15_gpio_mux2_io25>,
362		<&iomuxc_gpio_emc_b2_16_gpio_mux2_io26>,
363		<&iomuxc_gpio_emc_b2_17_gpio_mux2_io27>,
364		<&iomuxc_gpio_emc_b2_18_gpio_mux2_io28>,
365		<&iomuxc_gpio_emc_b2_19_gpio_mux2_io29>,
366		<&iomuxc_gpio_emc_b2_20_gpio_mux2_io30>,
367		<&iomuxc_gpio_ad_00_gpio_mux2_io31>;
368};
369
370&gpio3{
371	pinmux = <&iomuxc_gpio_ad_01_gpio_mux3_io00>,
372		<&iomuxc_gpio_ad_02_gpio_mux3_io01>,
373		<&iomuxc_gpio_ad_03_gpio_mux3_io02>,
374		<&iomuxc_gpio_ad_04_gpio_mux3_io03>,
375		<&iomuxc_gpio_ad_05_gpio_mux3_io04>,
376		<&iomuxc_gpio_ad_06_gpio_mux3_io05>,
377		<&iomuxc_gpio_ad_07_gpio_mux3_io06>,
378		<&iomuxc_gpio_ad_08_gpio_mux3_io07>,
379		<&iomuxc_gpio_ad_09_gpio_mux3_io08>,
380		<&iomuxc_gpio_ad_10_gpio_mux3_io09>,
381		<&iomuxc_gpio_ad_11_gpio_mux3_io10>,
382		<&iomuxc_gpio_ad_12_gpio_mux3_io11>,
383		<&iomuxc_gpio_ad_13_gpio_mux3_io12>,
384		<&iomuxc_gpio_ad_14_gpio_mux3_io13>,
385		<&iomuxc_gpio_ad_15_gpio_mux3_io14>,
386		<&iomuxc_gpio_ad_16_gpio_mux3_io15>,
387		<&iomuxc_gpio_ad_17_gpio_mux3_io16>,
388		<&iomuxc_gpio_ad_18_gpio_mux3_io17>,
389		<&iomuxc_gpio_ad_19_gpio_mux3_io18>,
390		<&iomuxc_gpio_ad_20_gpio_mux3_io19>,
391		<&iomuxc_gpio_ad_21_gpio_mux3_io20>,
392		<&iomuxc_gpio_ad_22_gpio_mux3_io21>,
393		<&iomuxc_gpio_ad_23_gpio_mux3_io22>,
394		<&iomuxc_gpio_ad_24_gpio_mux3_io23>,
395		<&iomuxc_gpio_ad_25_gpio_mux3_io24>,
396		<&iomuxc_gpio_ad_26_gpio_mux3_io25>,
397		<&iomuxc_gpio_ad_27_gpio_mux3_io26>,
398		<&iomuxc_gpio_ad_28_gpio_mux3_io27>,
399		<&iomuxc_gpio_ad_29_gpio_mux3_io28>,
400		<&iomuxc_gpio_ad_30_gpio_mux3_io29>,
401		<&iomuxc_gpio_ad_31_gpio_mux3_io30>,
402		<&iomuxc_gpio_ad_32_gpio_mux3_io31>;
403};
404
405&fgpio2{
406	pinmux = <&iomuxc_gpio_emc_b1_32_gpio_mux2_io00_cm7>,
407		<&iomuxc_gpio_emc_b1_33_gpio_mux2_io01_cm7>,
408		<&iomuxc_gpio_emc_b1_34_gpio_mux2_io02_cm7>,
409		<&iomuxc_gpio_emc_b1_35_gpio_mux2_io03_cm7>,
410		<&iomuxc_gpio_emc_b1_36_gpio_mux2_io04_cm7>,
411		<&iomuxc_gpio_emc_b1_37_gpio_mux2_io05_cm7>,
412		<&iomuxc_gpio_emc_b1_38_gpio_mux2_io06_cm7>,
413		<&iomuxc_gpio_emc_b1_39_gpio_mux2_io07_cm7>,
414		<&iomuxc_gpio_emc_b1_40_gpio_mux2_io08_cm7>,
415		<&iomuxc_gpio_emc_b1_41_gpio_mux2_io09_cm7>,
416		<&iomuxc_gpio_emc_b2_00_gpio_mux2_io10_cm7>,
417		<&iomuxc_gpio_emc_b2_01_gpio_mux2_io11_cm7>,
418		<&iomuxc_gpio_emc_b2_02_gpio_mux2_io12_cm7>,
419		<&iomuxc_gpio_emc_b2_03_gpio_mux2_io13_cm7>,
420		<&iomuxc_gpio_emc_b2_04_gpio_mux2_io14_cm7>,
421		<&iomuxc_gpio_emc_b2_05_gpio_mux2_io15_cm7>,
422		<&iomuxc_gpio_emc_b2_06_gpio_mux2_io16_cm7>,
423		<&iomuxc_gpio_emc_b2_07_gpio_mux2_io17_cm7>,
424		<&iomuxc_gpio_emc_b2_08_gpio_mux2_io18_cm7>,
425		<&iomuxc_gpio_emc_b2_09_gpio_mux2_io19_cm7>,
426		<&iomuxc_gpio_emc_b2_10_gpio_mux2_io20_cm7>,
427		<&iomuxc_gpio_emc_b2_11_gpio_mux2_io21_cm7>,
428		<&iomuxc_gpio_emc_b2_12_gpio_mux2_io22_cm7>,
429		<&iomuxc_gpio_emc_b2_13_gpio_mux2_io23_cm7>,
430		<&iomuxc_gpio_emc_b2_14_gpio_mux2_io24_cm7>,
431		<&iomuxc_gpio_emc_b2_15_gpio_mux2_io25_cm7>,
432		<&iomuxc_gpio_emc_b2_16_gpio_mux2_io26_cm7>,
433		<&iomuxc_gpio_emc_b2_17_gpio_mux2_io27_cm7>,
434		<&iomuxc_gpio_emc_b2_18_gpio_mux2_io28_cm7>,
435		<&iomuxc_gpio_emc_b2_19_gpio_mux2_io29_cm7>,
436		<&iomuxc_gpio_emc_b2_20_gpio_mux2_io30_cm7>,
437		<&iomuxc_gpio_ad_00_gpio_mux2_io31_cm7>;
438};
439
440&fgpio3{
441	pinmux = <&iomuxc_gpio_ad_01_gpio_mux3_io00_cm7>,
442		<&iomuxc_gpio_ad_02_gpio_mux3_io01_cm7>,
443		<&iomuxc_gpio_ad_03_gpio_mux3_io02_cm7>,
444		<&iomuxc_gpio_ad_04_gpio_mux3_io03_cm7>,
445		<&iomuxc_gpio_ad_05_gpio_mux3_io04_cm7>,
446		<&iomuxc_gpio_ad_06_gpio_mux3_io05_cm7>,
447		<&iomuxc_gpio_ad_07_gpio_mux3_io06_cm7>,
448		<&iomuxc_gpio_ad_08_gpio_mux3_io07_cm7>,
449		<&iomuxc_gpio_ad_09_gpio_mux3_io08_cm7>,
450		<&iomuxc_gpio_ad_10_gpio_mux3_io09_cm7>,
451		<&iomuxc_gpio_ad_11_gpio_mux3_io10_cm7>,
452		<&iomuxc_gpio_ad_12_gpio_mux3_io11_cm7>,
453		<&iomuxc_gpio_ad_13_gpio_mux3_io12_cm7>,
454		<&iomuxc_gpio_ad_14_gpio_mux3_io13_cm7>,
455		<&iomuxc_gpio_ad_15_gpio_mux3_io14_cm7>,
456		<&iomuxc_gpio_ad_16_gpio_mux3_io15_cm7>,
457		<&iomuxc_gpio_ad_17_gpio_mux3_io16_cm7>,
458		<&iomuxc_gpio_ad_18_gpio_mux3_io17_cm7>,
459		<&iomuxc_gpio_ad_19_gpio_mux3_io18_cm7>,
460		<&iomuxc_gpio_ad_20_gpio_mux3_io19_cm7>,
461		<&iomuxc_gpio_ad_21_gpio_mux3_io20_cm7>,
462		<&iomuxc_gpio_ad_22_gpio_mux3_io21_cm7>,
463		<&iomuxc_gpio_ad_23_gpio_mux3_io22_cm7>,
464		<&iomuxc_gpio_ad_24_gpio_mux3_io23_cm7>,
465		<&iomuxc_gpio_ad_25_gpio_mux3_io24_cm7>,
466		<&iomuxc_gpio_ad_26_gpio_mux3_io25_cm7>,
467		<&iomuxc_gpio_ad_27_gpio_mux3_io26_cm7>,
468		<&iomuxc_gpio_ad_28_gpio_mux3_io27_cm7>,
469		<&iomuxc_gpio_ad_29_gpio_mux3_io28_cm7>,
470		<&iomuxc_gpio_ad_30_gpio_mux3_io29_cm7>,
471		<&iomuxc_gpio_ad_31_gpio_mux3_io30_cm7>,
472		<&iomuxc_gpio_ad_32_gpio_mux3_io31_cm7>;
473};
474
475&gpio4{
476	pinmux = <&iomuxc_gpio_ad_33_gpio_mux4_io00>,
477		<&iomuxc_gpio_ad_34_gpio_mux4_io01>,
478		<&iomuxc_gpio_ad_35_gpio_mux4_io02>,
479		<&iomuxc_gpio_sd_b1_00_gpio_mux4_io03>,
480		<&iomuxc_gpio_sd_b1_01_gpio_mux4_io04>,
481		<&iomuxc_gpio_sd_b1_02_gpio_mux4_io05>,
482		<&iomuxc_gpio_sd_b1_03_gpio_mux4_io06>,
483		<&iomuxc_gpio_sd_b1_04_gpio_mux4_io07>,
484		<&iomuxc_gpio_sd_b1_05_gpio_mux4_io08>,
485		<&iomuxc_gpio_sd_b2_00_gpio_mux4_io09>,
486		<&iomuxc_gpio_sd_b2_01_gpio_mux4_io10>,
487		<&iomuxc_gpio_sd_b2_02_gpio_mux4_io11>,
488		<&iomuxc_gpio_sd_b2_03_gpio_mux4_io12>,
489		<&iomuxc_gpio_sd_b2_04_gpio_mux4_io13>,
490		<&iomuxc_gpio_sd_b2_05_gpio_mux4_io14>,
491		<&iomuxc_gpio_sd_b2_06_gpio_mux4_io15>,
492		<&iomuxc_gpio_sd_b2_07_gpio_mux4_io16>,
493		<&iomuxc_gpio_sd_b2_08_gpio_mux4_io17>,
494		<&iomuxc_gpio_sd_b2_09_gpio_mux4_io18>,
495		<&iomuxc_gpio_sd_b2_10_gpio_mux4_io19>,
496		<&iomuxc_gpio_sd_b2_11_gpio_mux4_io20>,
497		<&iomuxc_gpio_disp_b1_00_gpio_mux4_io21>,
498		<&iomuxc_gpio_disp_b1_01_gpio_mux4_io22>,
499		<&iomuxc_gpio_disp_b1_02_gpio_mux4_io23>,
500		<&iomuxc_gpio_disp_b1_03_gpio_mux4_io24>,
501		<&iomuxc_gpio_disp_b1_04_gpio_mux4_io25>,
502		<&iomuxc_gpio_disp_b1_05_gpio_mux4_io26>,
503		<&iomuxc_gpio_disp_b1_06_gpio_mux4_io27>,
504		<&iomuxc_gpio_disp_b1_07_gpio_mux4_io28>,
505		<&iomuxc_gpio_disp_b1_08_gpio_mux4_io29>,
506		<&iomuxc_gpio_disp_b1_09_gpio_mux4_io30>,
507		<&iomuxc_gpio_disp_b1_10_gpio_mux4_io31>;
508};
509
510&gpio5{
511	pinmux = <&iomuxc_gpio_disp_b1_11_gpio_mux5_io00>,
512		<&iomuxc_gpio_disp_b2_00_gpio_mux5_io01>,
513		<&iomuxc_gpio_disp_b2_01_gpio_mux5_io02>,
514		<&iomuxc_gpio_disp_b2_02_gpio_mux5_io03>,
515		<&iomuxc_gpio_disp_b2_03_gpio_mux5_io04>,
516		<&iomuxc_gpio_disp_b2_04_gpio_mux5_io05>,
517		<&iomuxc_gpio_disp_b2_05_gpio_mux5_io06>,
518		<&iomuxc_gpio_disp_b2_06_gpio_mux5_io07>,
519		<&iomuxc_gpio_disp_b2_07_gpio_mux5_io08>,
520		<&iomuxc_gpio_disp_b2_08_gpio_mux5_io09>,
521		<&iomuxc_gpio_disp_b2_09_gpio_mux5_io10>,
522		<&iomuxc_gpio_disp_b2_10_gpio_mux5_io11>,
523		<&iomuxc_gpio_disp_b2_11_gpio_mux5_io12>,
524		<&iomuxc_gpio_disp_b2_12_gpio_mux5_io13>,
525		<&iomuxc_gpio_disp_b2_13_gpio_mux5_io14>,
526		<&iomuxc_gpio_disp_b2_14_gpio_mux5_io15>,
527		<&iomuxc_gpio_disp_b2_15_gpio_mux5_io16>;
528};
529
530&gpio6{
531	pinmux = <&iomuxc_lpsr_gpio_lpsr_00_gpio_mux6_io00>,
532		<&iomuxc_lpsr_gpio_lpsr_01_gpio_mux6_io01>,
533		<&iomuxc_lpsr_gpio_lpsr_02_gpio_mux6_io02>,
534		<&iomuxc_lpsr_gpio_lpsr_03_gpio_mux6_io03>,
535		<&iomuxc_lpsr_gpio_lpsr_04_gpio_mux6_io04>,
536		<&iomuxc_lpsr_gpio_lpsr_05_gpio_mux6_io05>,
537		<&iomuxc_lpsr_gpio_lpsr_06_gpio_mux6_io06>,
538		<&iomuxc_lpsr_gpio_lpsr_07_gpio_mux6_io07>,
539		<&iomuxc_lpsr_gpio_lpsr_08_gpio_mux6_io08>,
540		<&iomuxc_lpsr_gpio_lpsr_09_gpio_mux6_io09>,
541		<&iomuxc_lpsr_gpio_lpsr_10_gpio_mux6_io10>,
542		<&iomuxc_lpsr_gpio_lpsr_11_gpio_mux6_io11>,
543		<&iomuxc_lpsr_gpio_lpsr_12_gpio_mux6_io12>,
544		<&iomuxc_lpsr_gpio_lpsr_13_gpio_mux6_io13>,
545		<&iomuxc_lpsr_gpio_lpsr_14_gpio_mux6_io14>,
546		<&iomuxc_lpsr_gpio_lpsr_15_gpio_mux6_io15>;
547};
548
549&gpio7{
550	pinmux = <&iomuxc_gpio_emc_b1_00_gpio7_io00>,
551		<&iomuxc_gpio_emc_b1_01_gpio7_io01>,
552		<&iomuxc_gpio_emc_b1_02_gpio7_io02>,
553		<&iomuxc_gpio_emc_b1_03_gpio7_io03>,
554		<&iomuxc_gpio_emc_b1_04_gpio7_io04>,
555		<&iomuxc_gpio_emc_b1_05_gpio7_io05>,
556		<&iomuxc_gpio_emc_b1_06_gpio7_io06>,
557		<&iomuxc_gpio_emc_b1_07_gpio7_io07>,
558		<&iomuxc_gpio_emc_b1_08_gpio7_io08>,
559		<&iomuxc_gpio_emc_b1_09_gpio7_io09>,
560		<&iomuxc_gpio_emc_b1_10_gpio7_io10>,
561		<&iomuxc_gpio_emc_b1_11_gpio7_io11>,
562		<&iomuxc_gpio_emc_b1_12_gpio7_io12>,
563		<&iomuxc_gpio_emc_b1_13_gpio7_io13>,
564		<&iomuxc_gpio_emc_b1_14_gpio7_io14>,
565		<&iomuxc_gpio_emc_b1_15_gpio7_io15>,
566		<&iomuxc_gpio_emc_b1_16_gpio7_io16>,
567		<&iomuxc_gpio_emc_b1_17_gpio7_io17>,
568		<&iomuxc_gpio_emc_b1_18_gpio7_io18>,
569		<&iomuxc_gpio_emc_b1_19_gpio7_io19>,
570		<&iomuxc_gpio_emc_b1_20_gpio7_io20>,
571		<&iomuxc_gpio_emc_b1_21_gpio7_io21>,
572		<&iomuxc_gpio_emc_b1_22_gpio7_io22>,
573		<&iomuxc_gpio_emc_b1_23_gpio7_io23>,
574		<&iomuxc_gpio_emc_b1_24_gpio7_io24>,
575		<&iomuxc_gpio_emc_b1_25_gpio7_io25>,
576		<&iomuxc_gpio_emc_b1_26_gpio7_io26>,
577		<&iomuxc_gpio_emc_b1_27_gpio7_io27>,
578		<&iomuxc_gpio_emc_b1_28_gpio7_io28>,
579		<&iomuxc_gpio_emc_b1_29_gpio7_io29>,
580		<&iomuxc_gpio_emc_b1_30_gpio7_io30>,
581		<&iomuxc_gpio_emc_b1_31_gpio7_io31>;
582};
583
584&gpio8{
585	pinmux = <&iomuxc_gpio_emc_b1_32_gpio8_io00>,
586		<&iomuxc_gpio_emc_b1_33_gpio8_io01>,
587		<&iomuxc_gpio_emc_b1_34_gpio8_io02>,
588		<&iomuxc_gpio_emc_b1_35_gpio8_io03>,
589		<&iomuxc_gpio_emc_b1_36_gpio8_io04>,
590		<&iomuxc_gpio_emc_b1_37_gpio8_io05>,
591		<&iomuxc_gpio_emc_b1_38_gpio8_io06>,
592		<&iomuxc_gpio_emc_b1_39_gpio8_io07>,
593		<&iomuxc_gpio_emc_b1_40_gpio8_io08>,
594		<&iomuxc_gpio_emc_b1_41_gpio8_io09>,
595		<&iomuxc_gpio_emc_b2_00_gpio8_io10>,
596		<&iomuxc_gpio_emc_b2_01_gpio8_io11>,
597		<&iomuxc_gpio_emc_b2_02_gpio8_io12>,
598		<&iomuxc_gpio_emc_b2_03_gpio8_io13>,
599		<&iomuxc_gpio_emc_b2_04_gpio8_io14>,
600		<&iomuxc_gpio_emc_b2_05_gpio8_io15>,
601		<&iomuxc_gpio_emc_b2_06_gpio8_io16>,
602		<&iomuxc_gpio_emc_b2_07_gpio8_io17>,
603		<&iomuxc_gpio_emc_b2_08_gpio8_io18>,
604		<&iomuxc_gpio_emc_b2_09_gpio8_io19>,
605		<&iomuxc_gpio_emc_b2_10_gpio8_io20>,
606		<&iomuxc_gpio_emc_b2_11_gpio8_io21>,
607		<&iomuxc_gpio_emc_b2_12_gpio8_io22>,
608		<&iomuxc_gpio_emc_b2_13_gpio8_io23>,
609		<&iomuxc_gpio_emc_b2_14_gpio8_io24>,
610		<&iomuxc_gpio_emc_b2_15_gpio8_io25>,
611		<&iomuxc_gpio_emc_b2_16_gpio8_io26>,
612		<&iomuxc_gpio_emc_b2_17_gpio8_io27>,
613		<&iomuxc_gpio_emc_b2_18_gpio8_io28>,
614		<&iomuxc_gpio_emc_b2_19_gpio8_io29>,
615		<&iomuxc_gpio_emc_b2_20_gpio8_io30>,
616		<&iomuxc_gpio_ad_00_gpio8_io31>;
617};
618
619&gpio9{
620	pinmux = <&iomuxc_gpio_ad_01_gpio9_io00>,
621		<&iomuxc_gpio_ad_02_gpio9_io01>,
622		<&iomuxc_gpio_ad_03_gpio9_io02>,
623		<&iomuxc_gpio_ad_04_gpio9_io03>,
624		<&iomuxc_gpio_ad_05_gpio9_io04>,
625		<&iomuxc_gpio_ad_06_gpio9_io05>,
626		<&iomuxc_gpio_ad_07_gpio9_io06>,
627		<&iomuxc_gpio_ad_08_gpio9_io07>,
628		<&iomuxc_gpio_ad_09_gpio9_io08>,
629		<&iomuxc_gpio_ad_10_gpio9_io09>,
630		<&iomuxc_gpio_ad_11_gpio9_io10>,
631		<&iomuxc_gpio_ad_12_gpio9_io11>,
632		<&iomuxc_gpio_ad_13_gpio9_io12>,
633		<&iomuxc_gpio_ad_14_gpio9_io13>,
634		<&iomuxc_gpio_ad_15_gpio9_io14>,
635		<&iomuxc_gpio_ad_16_gpio9_io15>,
636		<&iomuxc_gpio_ad_17_gpio9_io16>,
637		<&iomuxc_gpio_ad_18_gpio9_io17>,
638		<&iomuxc_gpio_ad_19_gpio9_io18>,
639		<&iomuxc_gpio_ad_20_gpio9_io19>,
640		<&iomuxc_gpio_ad_21_gpio9_io20>,
641		<&iomuxc_gpio_ad_22_gpio9_io21>,
642		<&iomuxc_gpio_ad_23_gpio9_io22>,
643		<&iomuxc_gpio_ad_24_gpio9_io23>,
644		<&iomuxc_gpio_ad_25_gpio9_io24>,
645		<&iomuxc_gpio_ad_26_gpio9_io25>,
646		<&iomuxc_gpio_ad_27_gpio9_io26>,
647		<&iomuxc_gpio_ad_28_gpio9_io27>,
648		<&iomuxc_gpio_ad_29_gpio9_io28>,
649		<&iomuxc_gpio_ad_30_gpio9_io29>,
650		<&iomuxc_gpio_ad_31_gpio9_io30>,
651		<&iomuxc_gpio_ad_32_gpio9_io31>;
652};
653